六條數(shù)據(jù)線連接;SD Host端按普通類SD設(shè)備開發(fā)驅(qū)動(dòng);
[0030]兩片外部大容量SDRAM用于數(shù)據(jù)的緩存數(shù)據(jù)的緩存,防止SD10接口繁忙時(shí)發(fā)生接口阻塞,數(shù)據(jù)丟失等情況。
[0031]下面以四路無線子系統(tǒng)為例,對本實(shí)用新型做進(jìn)一步的說明:
[0032]FPGA控制一個(gè)SD10接口轉(zhuǎn)四個(gè)SD10接口,完成左側(cè)SD Host 0與右側(cè)SDHostl?SD Host4之間的同時(shí)通信。
[0033]SD10接口支持SD1 lbit模式、SD1 4bit模式和SPI傳輸模式。其中SD104bit模式傳輸速率可以超過100Mbps。FPGA與各個(gè)SD Host的數(shù)據(jù)傳輸通過DATA[3:0]CCLKCCMD六條數(shù)據(jù)線連接。SD Host端按普通類SD設(shè)備開發(fā)驅(qū)動(dòng)。
[0034]兩片外部大容量SDRAM用于數(shù)據(jù)的緩存數(shù)據(jù)的緩存,防止SD10接口繁忙時(shí)發(fā)生接口阻塞,數(shù)據(jù)丟失等情況。
[0035]FPGA內(nèi)部邏輯主要流程如下:
[0036]SD HostO 寫:
[0037]1、SD協(xié)議解析、數(shù)據(jù)校驗(yàn):
[0038]當(dāng)收到SD HostO端發(fā)送的指令,F(xiàn)PGA首先對指令進(jìn)行解析、識(shí)別。然后根據(jù)SD協(xié)議的時(shí)序進(jìn)行響應(yīng),同時(shí)讀取SD HostO發(fā)送的數(shù)據(jù)。讀取完成后根據(jù)CRC校驗(yàn)規(guī)則進(jìn)行數(shù)據(jù)校驗(yàn)。
[0039]2、數(shù)據(jù)解析、分包:
[0040]收到數(shù)據(jù)后,F(xiàn)PGA根據(jù)兩端商定好的數(shù)據(jù)協(xié)議對數(shù)據(jù)進(jìn)行解析,并識(shí)別出各個(gè)數(shù)據(jù)發(fā)送的方向(SD Hostl?SD Host4),分成對應(yīng)的四個(gè)數(shù)據(jù)包。
[0041]3、SDRAM 控制:
[0042]控制SDRAM的讀寫,將解析完成的數(shù)據(jù)存入SDRAM中,等待SD Hostl?SDHost4讀取。
[0043]4、SD協(xié)議封裝:
[0044]當(dāng)FPGA收到SD Hostl?SD Host4的讀取指令,首先從SDRAM中讀出對應(yīng)數(shù)據(jù),然后將數(shù)據(jù)按SD協(xié)議封裝。
[0045]5、數(shù)據(jù)解析、分包:
[0046]FPGA實(shí)時(shí)識(shí)別SD Hostl?SD Host4指令,收到讀指令時(shí),發(fā)送封裝好的對應(yīng)數(shù)據(jù)。
[0047]SD HostO 讀:
[0048]1、SD協(xié)議解析、數(shù)據(jù)校驗(yàn):解析、校驗(yàn)SD Hostl?SD Host4的指令、數(shù)據(jù)。
[0049]2、數(shù)據(jù)封裝、添加Host標(biāo)識(shí):將收到的數(shù)據(jù)根據(jù)兩端商定好的協(xié)議進(jìn)行封裝,標(biāo)識(shí)出數(shù)據(jù)來源。
[0050]3、SDRAM 控制:寫入 SDRAM,等待 SD HostO 讀取。
[0051]4、SD協(xié)議封裝,SD HostO指令解析,將數(shù)據(jù)發(fā)送給SD HostO。
[0052]另外,可以通過系統(tǒng)集成的方式實(shí)現(xiàn),將多個(gè)傳統(tǒng)無線設(shè)備(比如無線路由器)通過一臺(tái)有線路由器連接在一起。每臺(tái)無線設(shè)備相當(dāng)于多通道無線傳輸設(shè)備的一個(gè)無線子系統(tǒng),有線路由器實(shí)現(xiàn)在不同無線網(wǎng)絡(luò)之間的路由和數(shù)據(jù)交換。
[0053]綜上,本實(shí)用新型可以通過系統(tǒng)集成的方式實(shí)現(xiàn),將多個(gè)傳統(tǒng)無線設(shè)備(比如無線路由器或無線網(wǎng)橋)通過一臺(tái)有線路由器連接在一起。每臺(tái)無線設(shè)備相當(dāng)于本實(shí)用新型中的一個(gè)無線射頻單元,有線路由器實(shí)現(xiàn)在不同無線網(wǎng)絡(luò)之間的路由和數(shù)據(jù)交換。
[0054]以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例而已,并不用于限制本實(shí)用新型,盡管參照前述實(shí)施例對本實(shí)用新型進(jìn)行了詳細(xì)的說明,對于本領(lǐng)域的技術(shù)人員來說,其依然可以對前述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或者對其中部分技術(shù)特征進(jìn)行等同替換。凡在本實(shí)用新型的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種多射頻無線組網(wǎng)設(shè)備,其特征在于,包括:無線子系統(tǒng)、總線單元、無線擴(kuò)展單元、中央處理單元、有線網(wǎng)絡(luò)接口 ; 所述無線子系統(tǒng)包括若干無線射頻單元; 所述總線單元將無線子系統(tǒng)到中央數(shù)據(jù)處理單元的物理數(shù)據(jù)通道復(fù)用;其驅(qū)動(dòng)軟件能夠識(shí)別不同的無線射頻單元,保障每個(gè)射頻單元都能獨(dú)立正常工作,協(xié)調(diào)系統(tǒng)資源的分配,避免資源使用沖突; 所述無線擴(kuò)展單元負(fù)責(zé)系統(tǒng)無線系統(tǒng)功能的擴(kuò)展,將無線系統(tǒng)擴(kuò)展為四路可獨(dú)立工作的無線射頻單元; 所述中央處理單元負(fù)責(zé)整個(gè)系統(tǒng)的資源管理、任務(wù)調(diào)度以及網(wǎng)絡(luò)管理; 所述有線網(wǎng)絡(luò)接口用于連接有線網(wǎng)絡(luò)。2.根據(jù)權(quán)利要求1所述的多射頻無線組網(wǎng)設(shè)備,其特征在于:所述總線單元包括HB1總線和FPGAo3.根據(jù)權(quán)利要求2所述的多射頻無線組網(wǎng)設(shè)備,其特征在于,所述FPGA控制一個(gè)SD10接口轉(zhuǎn)SD10接口,完成左側(cè)SD Host與右側(cè)SD Host之間的同時(shí)通信; SD10接口支持SD1 lbit模式、SD1 4bit模式和SPI傳輸模式,其中,SD1 4bit模式傳輸速率可以超過100Mbps,F(xiàn)PGA與各個(gè)SD Host的數(shù)據(jù)傳輸通過DATA[3:0]CCLK CCMD六條數(shù)據(jù)線連接;SD Host端按普通類SD設(shè)備開發(fā)驅(qū)動(dòng); 兩片外部大容量SDRAM用于數(shù)據(jù)的緩存數(shù)據(jù)的緩存,防止SD10接口繁忙時(shí)發(fā)生接口阻塞,數(shù)據(jù)丟失等情況。
【專利摘要】本實(shí)用新型提供一種多射頻無線組網(wǎng)設(shè)備,包括:無線子系統(tǒng)、總線單元、無線擴(kuò)展單元、中央處理單元、有線網(wǎng)絡(luò)接口;所述無線子系統(tǒng)包括若干無線射頻單元;所述總線單元將無線子系統(tǒng)到中央數(shù)據(jù)處理單元的物理數(shù)據(jù)通道復(fù)用;其驅(qū)動(dòng)軟件能夠識(shí)別不同的無線射頻單元,保障每個(gè)射頻單元都能獨(dú)立正常工作,協(xié)調(diào)系統(tǒng)資源的分配,避免資源使用沖突;所述無線擴(kuò)展單元負(fù)責(zé)系統(tǒng)無線功能的擴(kuò)展,將單路無線系統(tǒng)擴(kuò)展為四路可獨(dú)立工作的無線射頻單元。本實(shí)用新型的多射頻技術(shù)通過在頻譜和空間的分離,使得電磁波能夠在某獨(dú)立頻段上定向輻射,成倍地?cái)U(kuò)大了設(shè)備無線網(wǎng)絡(luò)數(shù)據(jù)吞吐量,無線網(wǎng)絡(luò)的連接可靠性也得到了提升。
【IPC分類】H04B7/04
【公開號(hào)】CN205051694
【申請?zhí)枴緾N201520173656
【發(fā)明人】王灝
【申請人】王灝
【公開日】2016年2月24日
【申請日】2015年3月26日