日韩成人黄色,透逼一级毛片,狠狠躁天天躁中文字幕,久久久久久亚洲精品不卡,在线看国产美女毛片2019,黄片www.www,一级黄色毛a视频直播

一種延時(shí)線電路的制作方法

文檔序號(hào):10105689閱讀:1221來源:國(guó)知局
一種延時(shí)線電路的制作方法
【技術(shù)領(lǐng)域】
[0001] 本實(shí)用新型涉及數(shù)字電路技術(shù)領(lǐng)域,尤其涉及一種延時(shí)線電路。
【背景技術(shù)】
[0002] 現(xiàn)有的延遲線電路在實(shí)際應(yīng)用中,周期的頻率也無(wú)法連續(xù)調(diào)節(jié),因此,開始信號(hào)與 結(jié)束信號(hào)之間的時(shí)間間隔無(wú)法被周期整除,因此,存在非整周期誤差。因此,在現(xiàn)有的延遲 線電路中,采用延遲線測(cè)量非整周期。
[0003] 但是,當(dāng)延時(shí)線的延時(shí)總長(zhǎng)小于一個(gè)周期時(shí),則會(huì)存在一段盲區(qū)。該盲區(qū)為延時(shí)線 的延時(shí)總長(zhǎng)與周期相差的一段時(shí)間。當(dāng)延遲線處于盲區(qū)時(shí),無(wú)法對(duì)超過延時(shí)總長(zhǎng)且小于一 個(gè)周期的時(shí)間進(jìn)行精確的測(cè)量。因此,對(duì)于小時(shí)間高精度高穩(wěn)定性測(cè)量要求的應(yīng)用,盲區(qū)則 會(huì)成為影響延時(shí)線測(cè)量精度、穩(wěn)定性,使測(cè)量值存在異常周期性波動(dòng)。
[0004] 綜上所述,如何克服延時(shí)線電路中盲區(qū)對(duì)延時(shí)線測(cè)量的影響,是當(dāng)前亟待解決的 技術(shù)問題。 【實(shí)用新型內(nèi)容】
[0005] 有鑒于此,實(shí)有必要提供一種避開延時(shí)線電路的盲區(qū),以致不受該盲區(qū)影響的延 時(shí)線電路。
[0006] -種延時(shí)線電路,包括第一延時(shí)線、第二延時(shí)線和控制器。第一延時(shí)線尾部的第一 輸出端與控制器的第一輸入端電性連接,第二延時(shí)線中部的第二輸出端與控制器的第二輸 入端電性連接。第一延時(shí)線和第二延時(shí)線的輸入端均接收輸入信號(hào)和周期信號(hào),周期信號(hào) 的周期為T,第一延時(shí)線和第二延時(shí)線的延時(shí)總長(zhǎng)為T1,且0.9T<T1 < I. 1T。第一延時(shí)線 在周期信號(hào)上升沿觸發(fā),第二延時(shí)線在周期信號(hào)下降沿觸發(fā)。第二輸出端的輸出比第一輸 出端的輸出延時(shí)〇. 5Τ。第一輸出端有效時(shí),控制器接收第二延時(shí)線測(cè)量的第一測(cè)量數(shù)據(jù),并 采用第一測(cè)量數(shù)據(jù)進(jìn)行〇. 5Τ補(bǔ)償處理后的第二測(cè)量數(shù)據(jù)。第二輸出端有效時(shí),控制器采用 第一延時(shí)線測(cè)量的第三測(cè)量數(shù)據(jù)。
[0007] 優(yōu)選地,第一延時(shí)線包括多個(gè)首尾連接的第一延時(shí)單元和多個(gè)上升沿觸發(fā)的第一 D觸發(fā)器,第一個(gè)第一延時(shí)單元的輸入端接收輸入信號(hào),每一個(gè)第一延時(shí)單元的輸出端與一 個(gè)第一 D觸發(fā)器的D端電性連接,每一個(gè)第一 D觸發(fā)器的C端接收周期信號(hào),在第一延時(shí)線 尾部的多個(gè)第一 D觸發(fā)器中選中一個(gè)第一 D觸發(fā)器,選中的第一 D觸發(fā)器的Q端與控制器 的第一輸入端電性連接。
[0008] 優(yōu)選地,第一延時(shí)單元包括反相器。
[0009] 優(yōu)選地,第二延時(shí)線包括多個(gè)首尾連接的第二延時(shí)單元和多個(gè)下降沿觸發(fā)的第二 D觸發(fā)器,第一個(gè)第二延時(shí)單元的輸入端接收輸入信號(hào),每一個(gè)第二延時(shí)單元的輸出端與一 個(gè)第二D觸發(fā)器的D端電性連接,每一個(gè)第二D觸發(fā)器的C端接收周期信號(hào),在第二延時(shí)線 中部的多個(gè)第二D觸發(fā)器中選中一個(gè)第二D觸發(fā)器,選中的第二D觸發(fā)器的輸出比選中的 第一 D觸發(fā)器的輸出延時(shí)0. 5Τ,選中的第二D觸發(fā)器的Q端與控制器的第二輸入端電性連 接。
[0010] 優(yōu)選地,第二延時(shí)單元包括反相器。
[0011] 本實(shí)用新型延時(shí)線電路,通過對(duì)稱結(jié)構(gòu)的兩條延時(shí)線,且兩條延時(shí)線的輸出相差 半個(gè)周期,避免了兩條延時(shí)線同時(shí)進(jìn)入盲區(qū),以及在其中一條延時(shí)線進(jìn)入盲區(qū)時(shí),采用另一 條延時(shí)線的測(cè)量結(jié)果,避免了盲區(qū)對(duì)本實(shí)用新型延時(shí)線電路測(cè)量結(jié)果的影響。
【附圖說明】
[0012] 圖1為本實(shí)用新型延時(shí)線電路一種實(shí)施例的電路圖。
[0013] 圖2為本實(shí)用新型延時(shí)線電路盲區(qū)的避開方法一種實(shí)施例的流程示意圖。
【具體實(shí)施方式】
[0014] 為使本實(shí)用新型的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對(duì)本實(shí)用新 型實(shí)施方式作進(jìn)一步詳細(xì)描述。
[0015] 圖1展示了本實(shí)用新型延時(shí)線電路的一種實(shí)施例。如圖1所示,在本實(shí)施例中,該 延時(shí)線電路,包括第一延時(shí)線DL0、第二延時(shí)線DLl和控制器。
[0016] 第一延時(shí)線DLO包括η個(gè)延時(shí)單元以及η個(gè)第一 D觸發(fā)器。假設(shè),選中的第一 D 觸發(fā)器為第η-1個(gè)第一 D觸發(fā)器Qn i。第一個(gè)延時(shí)單元的輸入端接收輸入信號(hào)Signal,第一 延時(shí)單元的輸出端與第二延時(shí)單元的輸入端電性連接,第二個(gè)延時(shí)單元的輸出端與第三延 時(shí)單元的輸入端電性連接,......,第n-1延時(shí)單元的輸出端與第η延時(shí)單元的輸入端電性 連接。第一個(gè)延時(shí)單元的輸出端與第一個(gè)第一 D觸發(fā)器仏的D端電性連接,第二個(gè)延時(shí)單 元的輸出端與第二個(gè)第一 D觸發(fā)器%的D端電性連接,......,第η個(gè)延時(shí)單元的輸出端 與第η個(gè)第一 D觸發(fā)器%的D端電性連接。第一個(gè)第一 D觸發(fā)器Q C端,第二個(gè)第一 D 觸發(fā)器%的C端,......,第η個(gè)第一 D觸發(fā)器Q "的C端均接收周期信號(hào)CLK。第n-1個(gè) 第一 D觸發(fā)器Qn i的Q端與控制器的第一輸入端SO電性連接。此外,該第一 D觸發(fā)器在周 期信號(hào)上升沿觸發(fā)。周期信號(hào)CLK的周期為T。第一延時(shí)線DLO的延時(shí)總長(zhǎng)為T1,且0. 9T < Tl < I. IT0
[0017] 第二延時(shí)線DLl包括η個(gè)延時(shí)單元以及η個(gè)第二D觸發(fā)器,假設(shè),選中的第二觸發(fā) 器為第[(η/2)+2]個(gè)第二觸發(fā)器第一個(gè)延時(shí)單元的輸入端接收輸入信號(hào)Signal,第 ?2. 一延時(shí)單元的輸出端與第二延時(shí)單元的輸入端電性連接,第二個(gè)延時(shí)單元的輸出端與第三 延時(shí)單元的輸入端電性連接,......,第n-l延時(shí)單元的輸出端與第η延時(shí)單元的輸入端 電性連接。第一個(gè)延時(shí)單元的輸出端與第一個(gè)第二D觸發(fā)器仏的D端電性連接,第二個(gè)延 時(shí)單元的輸出端與第二個(gè)第二D觸發(fā)器%的D端電性連接,......,第η個(gè)延時(shí)單元的輸 出端與第η個(gè)第二D觸發(fā)器仏的D端電性連接。第一個(gè)第二D觸發(fā)器Q ^勺C端,第二個(gè) 第二D觸發(fā)器%的C端,......,第η個(gè)第二D觸發(fā)器Q "的C端均接收周期信號(hào)CLK。第
[(η/2)+2]個(gè)第二D觸發(fā)器&_^的Q端與控制器的第二輸入端Sl電性連接。此外,該第二 D觸發(fā)器在周期信號(hào)下降沿觸發(fā)。第二觸發(fā)器的輸出比第一觸發(fā)器Qn i延時(shí)半個(gè)周期。 周期信號(hào)CLK的周期為T。第二延時(shí)線DLl的延時(shí)總長(zhǎng)為T1,且0. 9T < Tl < I. 1T。
[0018] 本實(shí)施例中的延時(shí)線電路,通過對(duì)稱結(jié)構(gòu)的兩條延時(shí)線,且兩條延時(shí)線的輸出相 差半個(gè)周期,避免了兩條延時(shí)線同時(shí)進(jìn)
當(dāng)前第1頁(yè)1 2 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1