本發(fā)明涉及電子技術(shù)領(lǐng)域,特別是涉及一種射頻通道隔離電路。
背景技術(shù):
目前,在相控陣天線的波束控制系統(tǒng)中,通常是采用射頻芯片的漏級(jí)電壓控制柵極電壓來打開或關(guān)閉其接收/發(fā)送功能。但是,由于現(xiàn)有技術(shù)中的射頻芯片設(shè)計(jì)通性,在實(shí)際操作過程中即使關(guān)閉了射頻芯片的柵極電壓,仍然會(huì)有極少量的電流信號(hào)從漏級(jí)進(jìn)入射頻芯片,從而導(dǎo)致該柵極對(duì)應(yīng)的信號(hào)傳輸通道沒有完全關(guān)閉。而根據(jù)射頻芯片的工作模式,信號(hào)接收通道和信號(hào)發(fā)射通道通常為分時(shí)工作,如果其中一個(gè)通道沒有完全關(guān)閉,信號(hào)將耦合到另一個(gè)通道內(nèi),從而導(dǎo)致通道隔離度降低,影響射頻性能,甚至引起射頻電路自激和燒毀。
可見,現(xiàn)有技術(shù)中存在著在信號(hào)收發(fā)系統(tǒng)中,射頻信號(hào)通道間無法實(shí)現(xiàn)完全隔離而導(dǎo)致信號(hào)耦合到另一傳輸通道,造成射頻性能降低甚至造成射頻系統(tǒng)故障的技術(shù)問題。
技術(shù)實(shí)現(xiàn)要素:
本申請(qǐng)?zhí)峁┮环N射頻通道隔離電路,用以解決現(xiàn)有技術(shù)中存在著在信號(hào)收發(fā)系統(tǒng)中,射頻信號(hào)通道間無法實(shí)現(xiàn)完全隔離而導(dǎo)致信號(hào)耦合到另一傳輸通道,造成射頻性能降低甚至造成射頻系統(tǒng)故障的技術(shù)問題。
本申請(qǐng)一方面提供了一種射頻通道隔離電路,應(yīng)用于相控陣天線系統(tǒng),包括:
處理器,用以生成并輸出操控信號(hào);
射頻收發(fā)器,用以接收射頻接收信號(hào)和發(fā)射射頻發(fā)送信號(hào);
第一信號(hào)傳輸通路,設(shè)置在所述處理器和所述射頻收發(fā)器的連接通路之間,且與所述射頻收發(fā)器的第一輸入端連接,用以接收所述操控信號(hào)并處理生成所述射頻發(fā)送信號(hào),其中包括:第一同相通路、第一反相通路、第一同相場(chǎng)效應(yīng)管和第一反相場(chǎng)效應(yīng)管,所述第一同相通路用以將所述操控信號(hào)處理為第一同相信號(hào),并將所述第一同相信號(hào)輸入所述第一同相場(chǎng)效應(yīng)管;所述第一反相通路用以將所述操控信號(hào)處理為第一反相信號(hào),并將所述第一反相信號(hào)輸入所述第一反相場(chǎng)效應(yīng)管,其中,所述第一同相信號(hào)和所述第一反相信號(hào)的相位相反,所述第一同相場(chǎng)效應(yīng)管基于所述第一同相信號(hào)的開閉狀態(tài)與所述第一反相場(chǎng)效應(yīng)管基于所述第一反相信號(hào)的開閉狀態(tài)相反;
第二信號(hào)傳輸通路,與所述第一信號(hào)傳輸通路并聯(lián)設(shè)置在所述處理器和所述射頻收發(fā)器的連接通路之間,且與所述射頻收發(fā)器上與所述第一輸入端不同的第二輸入端連接,用以接收所述射頻接收信號(hào)并處理生成輸出至所述處理器的外部信號(hào),其中包括:第二同相通路、第二反相通路、第二同相場(chǎng)效應(yīng)管、以及第二反相場(chǎng)效應(yīng)管;所述第二同相場(chǎng)效應(yīng)管和所述第二反相場(chǎng)效應(yīng)管基于所述射頻接收信號(hào)的相位的開閉狀態(tài)相反;在所述第二同相場(chǎng)效應(yīng)管為開啟時(shí),所述第二同相通路接收經(jīng)所述第二同相場(chǎng)效應(yīng)管輸入的所述射頻接收信號(hào),并將所述射頻接收信號(hào)處理為與所述射頻接收信號(hào)同相的所述外部信號(hào);在所述第二反相場(chǎng)效應(yīng)管為開啟時(shí),所述第二反相通路接收經(jīng)所述第二反相場(chǎng)效應(yīng)管輸入的所述射頻接收信號(hào),并將所述射頻接收信號(hào)處理為與所述射頻接收信號(hào)反相的所述外部信號(hào)。
可選地,所述第一同相通路和所述第二同相通路包括同相器;
所述第一反相通路和所述第二反相通路包括反相器。
可選地,所述第一同相場(chǎng)效應(yīng)管和所述第二同相場(chǎng)效應(yīng)管為相同的場(chǎng)效應(yīng)管;和/或所述第一反相場(chǎng)效應(yīng)管、和所述第二反相場(chǎng)效應(yīng)管為相同的場(chǎng)效應(yīng)管。
可選地,所述場(chǎng)效應(yīng)管為絕緣柵場(chǎng)效應(yīng)管或結(jié)型場(chǎng)效應(yīng)管。
可選地,所述射頻收發(fā)器具體為射頻soc芯片,所述射頻soc芯片的信號(hào)發(fā)射通道為所述第一輸入端,所述射頻soc芯片的信號(hào)接收通道為所述第二輸入端。
可選地,如權(quán)利要求5所述的射頻通道隔離電路,其特征在于,所述第一同相場(chǎng)效應(yīng)管的源極與第一電源連接,所述第一同相場(chǎng)效應(yīng)管的柵極與所述第一同相通路的輸出端連接,所述第一同相場(chǎng)效應(yīng)管的漏極、與所述第一反相場(chǎng)效應(yīng)管的源極、與所述射頻soc芯片的信號(hào)發(fā)射通道的第一漏壓連接,且所述第一反相場(chǎng)效應(yīng)管的柵極和漏極接地;所述第二同相場(chǎng)效應(yīng)管的源極與第二電源連接,所述第二同相場(chǎng)效應(yīng)管的柵極與所述第二反相通路的輸出端連接,所述第二同相場(chǎng)效應(yīng)管的漏極、與所述第二反相場(chǎng)效應(yīng)管的源極、與所述射頻soc芯片的信號(hào)接收通道的第二漏壓連接,且所述第二反相場(chǎng)效應(yīng)管的柵極和漏極接地。
可選地,所述處理器與所述射頻soc芯片的信號(hào)發(fā)射通道的第一柵壓連接,并且所述處理器與所述射頻soc芯片的信號(hào)接收通道的第二柵壓連接;
所述處理器,用以向所述第一柵壓發(fā)出第一控制信號(hào)以控制所述信號(hào)發(fā)射通道的開閉狀態(tài),向所述第二柵壓發(fā)出第二控制信號(hào)以控制所述信號(hào)接收通道的開閉狀態(tài),以使所述信號(hào)發(fā)射通道與所述信號(hào)接收通道中的一個(gè)通道處于開啟狀態(tài)時(shí),另一通道處于關(guān)閉狀態(tài)。8、如權(quán)利要求7所述的射頻通道隔離電路,其特征在于,所述處理器與所述第一柵壓以及所述第二柵壓之間的連接通路上還設(shè)置有數(shù)模轉(zhuǎn)換器,所述數(shù)模轉(zhuǎn)換器用以接收所述處理器發(fā)出的操作信號(hào),并基于所述操作信號(hào)向所述第一柵壓發(fā)出所述第一控制信號(hào),和/或向所述第二柵壓發(fā)出所述第二控制信號(hào)。
可選地,所述第一同相通路、和所述第一反相通路、和所述第二同相通路、和所述第二反相通路包括放大器,用以將所述放大器所在通路中的信號(hào)放大。
可選地,所述處理器具體為fpga芯片。
本申請(qǐng)實(shí)施例中提供的一個(gè)或多個(gè)技術(shù)方案,至少具有如下技術(shù)效果或優(yōu)點(diǎn):
本申請(qǐng)實(shí)施例中的技術(shù)方案可以通過設(shè)置兩個(gè)傳輸通路,并在兩個(gè)傳輸通路上分別設(shè)置基于不同的信號(hào)其開閉狀態(tài)相反的兩個(gè)場(chǎng)效應(yīng)管,通過處理器發(fā)出控制信號(hào)控制整個(gè)信號(hào)收發(fā)系統(tǒng)的收發(fā)工作周期、占空比、死區(qū)時(shí)間,從而能夠?qū)崿F(xiàn)信號(hào)接收通道和信號(hào)發(fā)射通道之間非常高的隔離度,并且還可實(shí)現(xiàn)射頻收發(fā)功能的快速切換和靈活管控功能,因此具有提高整個(gè)天線系統(tǒng)的射頻性能,降低系統(tǒng)故障率和擴(kuò)大適應(yīng)性的技術(shù)效果。
附圖說明
圖1為本發(fā)明實(shí)施例提供的一種射頻通道隔離電路的結(jié)構(gòu)圖。
具體實(shí)施方式
本申請(qǐng)?zhí)峁┮环N射頻通道隔離電路,用以解決現(xiàn)有技術(shù)中存在著在信號(hào)收發(fā)系統(tǒng)中,射頻信號(hào)通道間無法實(shí)現(xiàn)完全隔離而導(dǎo)致信號(hào)耦合到另一傳輸通道,造成射頻性能降低甚至造成射頻系統(tǒng)故障的技術(shù)問題。
本申請(qǐng)實(shí)施例中的技術(shù)方案為解決上述技術(shù)問題,總體思路如下:
本申請(qǐng)實(shí)施例中的技術(shù)方案可以通過設(shè)置兩個(gè)傳輸通路,并在兩個(gè)傳輸通路上分別設(shè)置基于不同的信號(hào)其開閉狀態(tài)相反的兩個(gè)場(chǎng)效應(yīng)管,通過處理器發(fā)出控制信號(hào)控制整個(gè)信號(hào)收發(fā)系統(tǒng)的收發(fā)工作周期、占空比、死區(qū)時(shí)間,從而能夠?qū)崿F(xiàn)信號(hào)接收通道和信號(hào)發(fā)射通道之間非常高的隔離度,并且還可實(shí)現(xiàn)射頻收發(fā)功能的快速切換和靈活管控功能,因此具有提高整個(gè)天線系統(tǒng)的射頻性能,降低系統(tǒng)故障率和擴(kuò)大適應(yīng)性的技術(shù)效果。
下面通過附圖以及具體實(shí)施例對(duì)本申請(qǐng)技術(shù)方案做詳細(xì)的說明,應(yīng)當(dāng)理解本申請(qǐng)實(shí)施例以及實(shí)施例中的具體特征是對(duì)本申請(qǐng)技術(shù)方案的詳細(xì)的說明,而不是對(duì)本申請(qǐng)技術(shù)方案的限定,在不沖突的情況下,本申請(qǐng)實(shí)施例以及實(shí)施例中的技術(shù)特征可以相互組合。
本文中術(shù)語“和/或”,僅僅是一種描述關(guān)聯(lián)對(duì)象的關(guān)聯(lián)關(guān)系,表示可以存在三種關(guān)系,例如,a和/或b,可以表示:?jiǎn)为?dú)存在a,同時(shí)存在a和b,單獨(dú)存在b這三種情況。另外,本文中字符“/”,一般表示前后關(guān)聯(lián)對(duì)象是一種“或”的關(guān)系。
實(shí)施例一
請(qǐng)參考圖1,本申請(qǐng)實(shí)施例一提供一種射頻通道隔離電路,應(yīng)用于相控陣天線系統(tǒng),包括:
處理器101,用以生成并輸出操控信號(hào);
射頻收發(fā)器102,用以接收射頻接收信號(hào)和發(fā)射射頻發(fā)送信號(hào);
第一信號(hào)傳輸通路103,設(shè)置在所述處理器和所述射頻收發(fā)器的連接通路之間,且與所述射頻收發(fā)器的第一輸入端連接,用以接收所述操控信號(hào)并處理生成所述射頻發(fā)送信號(hào),其中包括:第一同相通路、第一反相通路、第一同相場(chǎng)效應(yīng)管1031、以及第一反相場(chǎng)效應(yīng)管1032,所述第一同相通路用以將所述操控信號(hào)處理為第一同相信號(hào),并將所述第一同相信號(hào)輸入第一同相場(chǎng)效應(yīng)管1031;所述第一反相通路用以將所述操控信號(hào)處理為第一反相信號(hào),并將所述第一反相信號(hào)輸入第一反相場(chǎng)效應(yīng)管1032,其中,所述第一同相信號(hào)和所述第一反相信號(hào)的相位相反,所述第一同相場(chǎng)效應(yīng)管基于所述第一同相信號(hào)的開閉狀態(tài)與所述第一反相場(chǎng)效應(yīng)管基于所述第一反相信號(hào)的開閉狀態(tài)相反;
第二信號(hào)傳輸通路104,與所述第一信號(hào)傳輸通路103并聯(lián)設(shè)置在所述處理器101和所述射頻收發(fā)器102的連接通路之間,且與所述射頻收發(fā)器102上與所述第一輸入端不同的第二輸入端連接,用以接收所述射頻接收信號(hào)并處理生成輸出至所述處理器101的外部信號(hào),其中包括:第二同相通路、第二反相通路、第二同相場(chǎng)效應(yīng)管1041、以及第二反相場(chǎng)效應(yīng)管1042;所述第二同相場(chǎng)效應(yīng)管1041和所述第二反相場(chǎng)效應(yīng)管1042基于所述射頻接收信號(hào)的相位的開閉狀態(tài)相反,也就是說,當(dāng)所述第二同相場(chǎng)效應(yīng)管1041處于開啟時(shí),所述第二反相場(chǎng)效應(yīng)管1042處于關(guān)閉,當(dāng)所述第二同相場(chǎng)效應(yīng)管處于關(guān)閉時(shí),所述第二反相場(chǎng)效應(yīng)管處于開啟。在所述第二同相場(chǎng)效應(yīng)管1041為開啟時(shí),所述第二同相通路接收經(jīng)所述第二同相場(chǎng)效應(yīng)管輸入的所述射頻接收信號(hào),并將所述射頻接收信號(hào)處理為與所述射頻接收信號(hào)同相的所述外部信號(hào);在所述第二反相場(chǎng)效應(yīng)管1042為開啟時(shí),所述第二反相通路接收經(jīng)所述第二反相場(chǎng)效應(yīng)管1042輸入的所述射頻接收信號(hào),并將所述射頻接收信號(hào)處理為與所述射頻接收信號(hào)反相的所述外部信號(hào)。
所述處理器101具體可以為通用的中央處理器(cpu),或具有特定應(yīng)用的處理芯片、單片機(jī)或集成電路(英文:applicationspecificintegratedcircuit,簡(jiǎn)稱:asic),又或是一個(gè)或多個(gè)用于控制程序執(zhí)行的集成電路。在本申請(qǐng)實(shí)施例中,所述處理器101具體可以為fpga芯片,從而使得整個(gè)射頻電路具有精確控制的能力。
如圖1所示,一方面,以信號(hào)發(fā)射方向的信號(hào)處理流程為例,所述第一信號(hào)傳輸通路可以為信號(hào)發(fā)射通路,該通路的處理過程如下:當(dāng)所述處理器101接收或生成一操控信號(hào)后可以通過電路的雙分結(jié)構(gòu)將該操控信號(hào)分別傳入第一同相通路和第一反相通路。
需要指出的是,本申請(qǐng)實(shí)施例中的所述相位相反可以是指兩個(gè)信號(hào)具有不同電平,也可以是指兩個(gè)信號(hào)具有不同幅值,等等,只要是互不相同的兩個(gè)電路信號(hào)在本申請(qǐng)實(shí)施例的技術(shù)方案中則都可以視為相位相反。
也就是說,可以通過在所述第一同相通路和所述第一反相通路中設(shè)置相應(yīng)的處理裝置,從而將操控信號(hào)分別處理為互不相同的兩個(gè)信號(hào),也就是所述第一同相信號(hào)和所述第一反相信號(hào)。而所述第一同相信號(hào)會(huì)沿電路傳輸?shù)剿龅谝煌鄨?chǎng)效應(yīng)管,所述第一反相信號(hào)會(huì)沿電路傳輸?shù)剿龅谝环聪鄨?chǎng)效應(yīng)管。由于所述第一同相信號(hào)和所述第一反相信號(hào)的相位相反,因此可以將基于不同信號(hào)而導(dǎo)通狀態(tài)不同的場(chǎng)效應(yīng)管分別作為所述第一同相場(chǎng)效應(yīng)管和所述第一反相場(chǎng)效應(yīng)管。例如,當(dāng)所述第一同相信號(hào)的幅值為正,而所述第一反相信號(hào)的幅值為負(fù)時(shí),所述第一同相場(chǎng)效應(yīng)管可以為基于幅值為正的信號(hào)而處于導(dǎo)通狀態(tài)的場(chǎng)效應(yīng)管,而所述第一反相場(chǎng)效應(yīng)管可以為基于幅值為負(fù)的信號(hào)而處于斷開狀態(tài)的場(chǎng)效應(yīng)管;當(dāng)然,在本申請(qǐng)實(shí)施例的技術(shù)方案中,所述第一同相場(chǎng)效應(yīng)管與所述第一反相場(chǎng)效應(yīng)管也可以為基于高電平信號(hào)處于導(dǎo)通狀態(tài),基于低電平信號(hào)處于斷開狀態(tài)的相同的場(chǎng)效應(yīng)管。
因此,當(dāng)所述第一同相場(chǎng)效應(yīng)管處于導(dǎo)通狀態(tài)時(shí),所述第一反相場(chǎng)效應(yīng)管必然處于斷開狀態(tài),而當(dāng)所述第一同相場(chǎng)效應(yīng)管處于斷開狀態(tài)時(shí),所述第一反相場(chǎng)效應(yīng)管必然處于導(dǎo)通狀態(tài)。而最終由所述第一信號(hào)傳輸通路中輸出的控制信號(hào)則可以作為所述射頻發(fā)送信號(hào),并經(jīng)所述射頻收發(fā)器的第一輸入端輸入并處理最終完成發(fā)射。
另一方面,以信號(hào)接收方向的信號(hào)處理流程為例,所述第二信號(hào)傳輸通路可以為信號(hào)接收通路,該通路的處理過程如下:當(dāng)所述射頻收發(fā)器接收到外部設(shè)備發(fā)出的射頻接收信號(hào)后,則可以通過所述射頻收發(fā)器的第二輸入端向所述第二信號(hào)傳輸通道輸入所述射頻接收信號(hào)。而通過電路的雙分結(jié)構(gòu),該射頻接收信號(hào)可分別傳入第二同相場(chǎng)效應(yīng)管和第二反相場(chǎng)效應(yīng)管,由于所述第二同相場(chǎng)效應(yīng)管和所述第二反相場(chǎng)效應(yīng)管基于所述射頻接收信號(hào)的相位的開閉狀態(tài)相反。因此所述射頻接收信號(hào)技能由所述第二同相場(chǎng)效應(yīng)管和所述第二反相場(chǎng)效應(yīng)管處中的一個(gè)輸出。例如,當(dāng)所述射頻接收信號(hào)為高電平信號(hào),且所述第二同相場(chǎng)效應(yīng)管基于高電平信號(hào)為導(dǎo)通,所述第二反相場(chǎng)效應(yīng)管基于高電平信號(hào)為斷開時(shí),那么該高電平的射頻接收信號(hào)則只能從所述第二同相場(chǎng)效應(yīng)管處輸入,并經(jīng)所述第二同相通路進(jìn)行處理成為所述外部信號(hào)輸入至所述處理器;反之,當(dāng)所述射頻接收信號(hào)為低電平信號(hào),則由于所述第二同相場(chǎng)效應(yīng)管基于低電平信號(hào)為斷開,所述第二反相場(chǎng)效應(yīng)管基于低電平信號(hào)為導(dǎo)通,那么該低電平的射頻接收信號(hào)則只能從所述第二反相場(chǎng)效應(yīng)管處輸入,并經(jīng)所述第二反相通路進(jìn)行處理成為所述外部信號(hào)輸入至所述處理器。
進(jìn)一步地,本申請(qǐng)實(shí)施例中的所述第一同相通路和所述第二同相通路包括同相器;而所述第一反相通路和所述第二反相通路包括反相器,由此可以保證在信號(hào)發(fā)射方向上,實(shí)現(xiàn)將輸入所述第一信號(hào)傳輸通路的信號(hào)分別處理為互不相同的所述第一同相信號(hào)和所述第一反相信號(hào)。
進(jìn)一步地,本申請(qǐng)實(shí)施例中的所述第一同相場(chǎng)效應(yīng)管和所述第二同相場(chǎng)效應(yīng)管為相同的場(chǎng)效應(yīng)管;和/或所述第一反相場(chǎng)效應(yīng)管、和所述第二反相場(chǎng)效應(yīng)管可以為相同的絕緣柵場(chǎng)效應(yīng)管或結(jié)型場(chǎng)效應(yīng)管。而所述射頻收發(fā)器具體為射頻soc芯片,所述射頻soc芯片的信號(hào)發(fā)射通道為所述第一輸入端,所述射頻soc芯片的信號(hào)接收通道為所述第二輸入端。所述第一同相場(chǎng)效應(yīng)管的源極與第一電源1033連接,所述第一同相場(chǎng)效應(yīng)管的柵極與所述第一同相通路的輸出端連接,所述第一同相場(chǎng)效應(yīng)管的漏極、與所述第一反相場(chǎng)效應(yīng)管的源極、與所述射頻soc芯片的信號(hào)發(fā)射通道的第一漏壓1021連接,且所述第一反相場(chǎng)效應(yīng)管的柵極和漏極接地;所述第二同相場(chǎng)效應(yīng)管的源極與第二電源1043連接,所述第二同相場(chǎng)效應(yīng)管的柵極與所述第二反相通路的輸出端連接,所述第二同相場(chǎng)效應(yīng)管的漏極、與所述第二反相場(chǎng)效應(yīng)管的源極、與所述射頻soc芯片的信號(hào)接收通道的第二漏壓1022連接,且所述第二反相場(chǎng)效應(yīng)管的柵極和漏極接地。同時(shí),所述第一同相通路、和所述第一反相通路、和所述第二同相通路、和所述第二反相通路包括放大器,用以將所述放大器所在通路中的信號(hào)放大。所述處理器具體為fpga芯片。由于場(chǎng)效應(yīng)管的導(dǎo)通時(shí)間典型值只有30ns,因此射頻soc芯片的漏級(jí)電壓能夠快速地在電源電壓和地電平之間切換,使所述射頻soc芯片的信號(hào)接收通道和信號(hào)發(fā)射通道的開啟狀態(tài)和關(guān)閉狀態(tài)的切換非常迅速,因此本申請(qǐng)實(shí)施例中的技術(shù)方案還具有提高信號(hào)接收通道和信號(hào)發(fā)射通道之間的狀態(tài)切換效率的技術(shù)效果。
再進(jìn)一步地,所述處理器101與所述射頻soc芯片的信號(hào)發(fā)射通道的第一柵壓1023連接,并且所述處理器與所述射頻soc芯片的信號(hào)接收通道的第二柵壓1024連接;所述處理器,用以向所述第一柵壓1023發(fā)出第一控制信號(hào)以控制所述信號(hào)發(fā)射通道的開閉狀態(tài),向所述第二柵壓1024發(fā)出第二控制信號(hào)以控制所述信號(hào)接收通道的開閉狀態(tài),以使所述信號(hào)發(fā)射通道與所述信號(hào)接收通道中的一個(gè)通道處于開啟狀態(tài)時(shí),另一通道處于關(guān)閉狀態(tài)。并且,所述處理器與所述第一柵壓1023以及所述第二柵壓1024之間的連接通路上還設(shè)置有數(shù)模轉(zhuǎn)換器105,所述數(shù)模轉(zhuǎn)換器105用以接收所述處理器發(fā)出的操作信號(hào),并基于所述操作信號(hào)向所述第一柵壓發(fā)出所述第一控制信號(hào),和/或向所述第二柵壓發(fā)出所述第二控制信號(hào)。從而可以在實(shí)際工作中,所述射頻soc芯片的信號(hào)接收通道或信號(hào)發(fā)射通道的工作周期、占空比、死區(qū)時(shí)間都能夠通過所述處理器靈活控制,非常適合高性能相控陣天線系統(tǒng),并且還可以通過芯片自動(dòng)控制的方式進(jìn)一步保證芯片的信號(hào)接收通道和信號(hào)發(fā)射通道之間的信號(hào)隔離。因此本申請(qǐng)實(shí)施例中的技術(shù)方案還具有提高適用性的技術(shù)效果。
可見,本申請(qǐng)實(shí)施例中的技術(shù)方案可以通過設(shè)置兩個(gè)傳輸通路,并在兩個(gè)傳輸通路上分別設(shè)置基于不同的信號(hào)其開閉狀態(tài)相反的兩個(gè)場(chǎng)效應(yīng)管,通過處理器發(fā)出控制信號(hào)控制整個(gè)信號(hào)收發(fā)系統(tǒng)的收發(fā)工作周期、占空比、死區(qū)時(shí)間,從而能夠?qū)崿F(xiàn)信號(hào)接收通道和信號(hào)發(fā)射通道之間非常高的隔離度,并且還可實(shí)現(xiàn)射頻收發(fā)功能的快速切換和靈活管控功能,因此具有提高整個(gè)天線系統(tǒng)的射頻性能,降低系統(tǒng)故障率和擴(kuò)大適應(yīng)性的技術(shù)效果。
盡管已描述了本申請(qǐng)的優(yōu)選實(shí)施例,但本領(lǐng)域內(nèi)的技術(shù)人員一旦得知了基本創(chuàng)造性概念,則可對(duì)這些實(shí)施例作出另外的變更和修改。所以,所附權(quán)利要求意欲解釋為包括優(yōu)選實(shí)施例以及落入本申請(qǐng)范圍的所有變更和修改。
顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本申請(qǐng)進(jìn)行各種改動(dòng)和變型而不脫離本申請(qǐng)的精神和范圍。進(jìn)一步地,本申請(qǐng)技術(shù)方案中的各個(gè)方法步驟可以顛倒,變換先后順序而依然落入本申請(qǐng)所涵蓋的發(fā)明范圍中。這樣,倘若本申請(qǐng)的這些修改和變型屬于本申請(qǐng)權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本申請(qǐng)也意圖包含這些改動(dòng)和變型在內(nèi)。