一種全集成射頻接收通道信號幅度檢測電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及射頻收發(fā)信號檢測領(lǐng)域,具體涉及一種全集成射頻接收通道信號幅度檢測電路。
【背景技術(shù)】
[0002]傳統(tǒng)射頻收發(fā)電路芯片的檢測電路通常設(shè)置在片外,其檢測方式為對接收鏈路最后一級模數(shù)轉(zhuǎn)換器的輸出信號或者發(fā)射鏈路功率放大器PA的輸出信號進行檢測,主要缺點是:若接收/發(fā)射鏈路中的電路模塊,如低噪聲放大器、混頻器、帶通濾波器、鎖相環(huán)等關(guān)鍵電路由于工藝、溫度和電壓變化導(dǎo)致功能或性能異常時,無法檢測具體的性能缺陷模塊,導(dǎo)致芯片的可測性較低。若在每一級電路的輸出端口都引出測試管腳,則芯片版圖設(shè)計和封裝會非常復(fù)雜,造成芯片面積較大,同時,需要額外的片外檢測模塊才能實現(xiàn),存在集成度低的缺點。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的就是提供一種全集成射頻接收通道信號幅度檢測電路,其可有效解決上述問題,其可以非常清晰的發(fā)現(xiàn)信號通路中各模塊的功能是否正確,性能是否達到指標要求,增加芯片的可測性。
[0004]為實現(xiàn)上述目的,本發(fā)明采用以下技術(shù)方案進行實施:
[0005]一種全集成射頻接收通道信號幅度檢測電路,其特征在于:包括開關(guān)陣列模塊、共用運算放大器組、差分放大器以及共模反饋模塊,開關(guān)陣列模塊的輸入端與各外部輸入信號相連接并接收內(nèi)部數(shù)字信號調(diào)控其運行狀態(tài),開關(guān)陣列模塊的輸出端分別與共用運算放大器組、差分放大器、共模反饋模塊相連接,共用運算放大器組、差分放大器、共模反饋模塊以及開關(guān)陣列模塊的輸出端均分別連接輸出信號端ATEST1、ATEST2。
[0006]上述技術(shù)方案中采用內(nèi)部數(shù)字信號控制開關(guān)陣列的開啟和關(guān)閉,輸出信號正確與否的檢測無需只能以模數(shù)轉(zhuǎn)換器的輸出作為檢測依據(jù),可以通過依次檢測射頻收發(fā)鏈路中模塊的輸出信號是否正常,達到確定此模塊是否正常工作以及性能是否達到指標要求的目的,增加芯片可測性;同時在芯片測試時,減少了片外器件的使用,具有更高的集成度;另夕卜,檢測電路由多個開關(guān)和運算放大器實現(xiàn),其核心檢測模塊采用共用方式,具有低功耗特點。
【附圖說明】
[0007]圖1為本發(fā)明在射頻收發(fā)鏈路中的使用示意圖;
[0008]圖2為本發(fā)明的電路結(jié)構(gòu)原理圖;
[0009]圖3為圖2中共用運算放大器組的連接結(jié)構(gòu)原理圖;
[0010]圖4為圖3所示軌到軌運算放大器OP1-OP7的電路原理圖;
[0011]圖5為圖2中共模反饋模塊的電路原理圖;
[0012]圖6為圖2中差分放大器OP_DIV的電路原理圖。
[0013]圖7為圖2所示開關(guān)陣列的電路原理圖。
【具體實施方式】
[0014]為了使本發(fā)明的目的及優(yōu)點更加清楚明白,以下結(jié)合實施例對本發(fā)明進行具體說明。應(yīng)當理解,以下文字僅僅用以描述本發(fā)明的一種或幾種具體的實施方式,并不對本發(fā)明具體請求的保護范圍進行嚴格限定。
[0015]本發(fā)明采取的技術(shù)方案如圖2所示,一種全集成射頻接收通道信號幅度檢測電路,包括開關(guān)陣列10、共用運算放大器組20、差分放大器40與共模反饋模塊30 ;開關(guān)陣列10實現(xiàn)的功能是當某一模塊被檢測時,連接此模塊的開關(guān)是閉合的,其余的開關(guān)均為斷開狀態(tài);共用放大器組通過對輸入信號的處理,可以判斷出射頻收發(fā)鏈路中模塊是否正常工作;差分放大器400P_DIV用來完成對分頻器輸入信號的檢測,來判斷分頻器是否工作正常;共模反饋模塊30保證共用差分放大器40工作在穩(wěn)定的共模輸入電壓下。開關(guān)陣列10由邏輯門電路、反相器電路及兩者組合電路構(gòu)成;共用運算放大器組20包括軌到軌運算放大器及共模反饋模塊30。分頻器輸出信號檢測模塊與共模反饋模塊30中的差分放大器40不同,分別如圖4、6所示。本發(fā)明在傳統(tǒng)只能通過檢測ADC輸出信號來檢測射頻收發(fā)鏈路中各模塊是否工作正常的背景下,采用開關(guān)陣列10控制的方式,使得可以通過數(shù)字信號對開關(guān)陣列10控制,逐一檢測射頻收發(fā)模塊中的AGC、上混頻器、下混頻器、電流泵是否正常工作,這樣便實現(xiàn)了檢測運算放大器電路組的共用,從而降低放大器的功耗和芯片面積;同時,檢測電路集成在射頻收發(fā)芯片內(nèi)部,進一步提高了芯片的集成度。本發(fā)明在射頻收發(fā)鏈路中的使用狀態(tài)如圖1所示。
[0016]檢測電路接收的外部輸入信號包括輸入信號DIVl、輸入信號DIV2、輸入信號AGC_C1、輸入信號AGC_C2、輸入信號CP1、輸入信號AGC_D 1、輸入信號AGC_D2、輸入信號AGC_D3、輸入信號AGC_D4、輸入信號UMl、輸入信號UM2、輸入信號UM3、輸入信號UM4、輸入信號DWl、輸入信號D匪2、輸入信號D匪3、輸入信號DNM4、輸入信號REGl、輸入信號REG2。檢測電路的輸出信號為輸出信號ATESTl和輸出信號ATEST2。其中輸入信號DIVl和輸入信號DIV2來自分頻器模塊;輸入信號AGC_C1、輸入信號AGC_C2、輸入信號AGC_D1、輸入信號AGC_D2、輸入信號AGC_D3、輸入信號AGC_D4來自AGC模塊;輸入信號CPl來自鎖相環(huán)模塊;輸入信號UMl、輸入信號UM2、輸入信號UM3和輸入信號UM4來自上混頻器模塊;輸入信號WMl、輸入信號DW2、輸入信號DW3和輸入信號DNM4來自下混頻器模塊;輸入信號REGl和輸入信號REG2來自穩(wěn)壓器模塊。通過對輸出信號ATESTl和輸出信號ATEST2波形的分析,判斷被檢測模塊是否工作正常。檢測電路中的包括開關(guān)SWl?SW9 ;輸入信號DIVl通過開關(guān)SWl進入差分放大器400P_DIV的正極輸入端,輸入信號DIV2通過開關(guān)SW2進入差分放大器400P_DIV的負極輸入端,差分放大器400P-DIV的兩個輸出端分別與輸出信號ATEST1、ATEST2相連;輸入信號AGC_C1與開關(guān)SW3相連接,開關(guān)SW3的另外一端與輸出信號ATESTl相連,輸入信號AGC_C2與開關(guān)SW4相連接,開關(guān)SW4的另外一端與輸出信號ATEST2相連;輸入信號CPl通過開關(guān)SW5與輸出信號ATEST2相連;輸入信號AGC_D1與開關(guān)SW6的一端相連,與此相同,輸入信號UMl與開關(guān)SW6的一端相連,輸入信號D匪I與開關(guān)SW6的一端相連,輸入信號REGl與開關(guān)SW6的一端相連,開關(guān)SW6的另外一端連接共用運算放大器組20的輸入端V_Sffl ;輸入信號AGC_D2與開關(guān)SW7的一端相連,與此相同,輸入信號UM2與開關(guān)SW7的一端相連,輸入信號D匪2與開關(guān)SW7的一端相連,輸入信號REG2與開關(guān)SW7的一端相連,開關(guān)SW7的另外一端連接共用運算放大器組20的輸入端V_SW2 ;輸入信號AGC_D3與開關(guān)SW8的一端相連,與此相同,輸入信號UM3與開關(guān)SW8的一端相連,輸入信號D匪3與開關(guān)SW8的一端相連,開關(guān)SW8的另外一端連接共用運算放大器組20的輸入端V_SW3 ;輸入信號AGC_D4與開關(guān)SW9的一端相連,與此相同,輸入信號UM4與開關(guān)SW9的一端相連,輸入信號DNM4與開關(guān)SW9的一端相連,開關(guān)SW9的另外一端連接共用運算放大器組20的輸入端V_SW4。
[0017]圖3為共用運算放大器組20的結(jié)構(gòu)示意圖,共用運算放大器組20的輸入信號包括V_SWl、V_SW2、V_SW3、V_SW4、Vref,輸出信號端為ATESTl、ATEST2 ;共用運算放大器組20由軌到軌運算放大器OP1、軌到軌運算放大器OP2、軌到軌運算放大器OP3、軌到軌運算放大器0P4、軌到軌運算放大器OP5、軌到軌運算放大器OP6、軌到軌運算放大器OP7、電阻R1、電阻R2、電阻R3、電阻R4、電阻R5、電阻R6、電阻R7、電阻R8、電阻R9組成;軌到軌運算放大器OP2的正相輸入端與輸入信號V_SW2相連接,軌到軌運算放大器OP3的正相輸入端與輸入信號V_ref相連接,軌到軌運算放大器0P4的正相輸入端與輸入信號V_SW3相連接,軌到軌運算放大器OP6的正相輸入端與輸入信號V_SW4相連接;軌到軌運算放大器OPl的輸出端與其反相輸入端相連接,電阻Rl —端連接軌到軌運算放大器OPl的輸出端,電阻Rl的另一端與電阻R2的一端相連接,電阻R2的另外一端與軌到軌運算放大器0P3的輸出端相連接;軌到軌運算放大器0P2的輸出端與其反相輸入端相連,電阻R3 —端連接軌到軌運算放大器0P2的輸出端,電阻R3的另一端與電阻R4的一端相連,電阻R4的另外一端與軌到軌運算放大器0P3的輸出端相連接;軌到軌運算放大器0P3的輸出端與其反相輸入端相連接,電阻R5—端連接軌到軌運算放大器0P3的輸出端,電阻R5的另外一端接地;軌到軌運算放大器0P4的輸出端與其反相輸入端相連接,電阻R6 —端連接軌到軌運算放大器0P4的輸出端,電阻R6的另一端與電阻R7的一端相連,電阻R7的另外一端與軌到軌運算放大器0P5的輸出端相連接;軌到軌運算放大器0P6的輸出端與其反相輸入端相連接,電阻R8 —端連接軌到軌運算放大器0P6的輸出端,電阻R8的另一端與電阻R9的