日韩成人黄色,透逼一级毛片,狠狠躁天天躁中文字幕,久久久久久亚洲精品不卡,在线看国产美女毛片2019,黄片www.www,一级黄色毛a视频直播

數(shù)字移相器的制作方法

文檔序號(hào):11112326閱讀:875來(lái)源:國(guó)知局
數(shù)字移相器的制造方法與工藝
本申請(qǐng)涉及移相器
技術(shù)領(lǐng)域
,尤其涉及一種數(shù)字移相器。
背景技術(shù)
:在無(wú)線(xiàn)收發(fā)系統(tǒng)中,理想的等方向性天線(xiàn)向各個(gè)方向均勻發(fā)射射頻信號(hào)。然而,發(fā)射信號(hào)中大量能量并沒(méi)有被接收天線(xiàn)接收,造成較低的接收信號(hào)功率和較大的空間傳輸功率損耗。波束成形(beamforming)技術(shù)可產(chǎn)生具有方向性的天線(xiàn)波束,從而解決該問(wèn)題。有源相控陣列收發(fā)系統(tǒng)是波束成形技術(shù)的一種。圖1所示有源相控陣列收發(fā)系統(tǒng)中,各路天線(xiàn)等間距(d)直線(xiàn)排列形成陣列,相鄰天線(xiàn)的輸入射頻信號(hào)相位差均為α(即時(shí)延ΔT),則波束角度θ由以下公式?jīng)Q定:其中λ為發(fā)射信號(hào)載波f0的波長(zhǎng)。每路發(fā)射機(jī)通過(guò)獨(dú)立控制的移相器來(lái)控制射頻信號(hào)相位差α。移相器的最小移相度數(shù)即為移相精度;波束角度θ的最小移相度數(shù)即為掃描精度。由上述波束角度計(jì)算公式可知,在相控陣列系統(tǒng)的移相精度一定的情況下,相鄰天線(xiàn)間距d越大,掃描精度θ越高;而掃描精度越高,發(fā)射信號(hào)的傳輸半徑越遠(yuǎn)。因此,通過(guò)提高移相器的移相精度,可以提高其掃描精度,進(jìn)而可以有效增加系統(tǒng)發(fā)射信號(hào)的傳輸半徑,減小天線(xiàn)間距??梢?jiàn),高精度移相器是實(shí)現(xiàn)小型化、具有高掃描精度的相控陣列收發(fā)系統(tǒng)的關(guān)鍵器件。但是發(fā)明人在研究過(guò)程中發(fā)現(xiàn),現(xiàn)有常用移相器主要包括基于無(wú)源縮放(passivescaling)網(wǎng)絡(luò)的無(wú)源移相器,以及有源移相器等。其中,無(wú)源移相器采用片上集成電感等元件導(dǎo)致電路面積較大,不適用于小型無(wú)線(xiàn)通信設(shè)備;且要提高移相精度,只能進(jìn)一步增大無(wú)源縮放網(wǎng)絡(luò)的復(fù)雜度,難以實(shí)現(xiàn)小型化且高精度的要求?,F(xiàn)有有源移相器的電路復(fù)雜,不利于提高移相精度;而且,其普遍采用的RF路徑串聯(lián)開(kāi)關(guān)進(jìn)行象限切換容易引入噪聲信號(hào),惡化相位誤差和幅度誤差,增大插入損耗;雖然其具有校準(zhǔn)電路,但校準(zhǔn)后移相精度提高不大(精度為4-bit的有源移相器校準(zhǔn)后移相精度僅能提高1bit)。因此,有必要提供一種新的移相器,以滿(mǎn)足高移相精度、小型化、低相位誤差/幅度誤差的移相控制需求。技術(shù)實(shí)現(xiàn)要素:本申請(qǐng)?zhí)峁┝艘环N數(shù)字移相器,以滿(mǎn)足高移相精度、小型化、低相位誤差/幅度誤差的移相控制需求。本申請(qǐng)實(shí)施例提供的一種數(shù)字移相器,包括:邏輯控制電路、至少四個(gè)電流數(shù)模轉(zhuǎn)換器、至少四個(gè)放大器和矢量求和電路;所述邏輯控制電路用于接收N+2位數(shù)字控制源信號(hào),并根據(jù)所述N+2位數(shù)字控制源信號(hào)產(chǎn)生四個(gè)N位數(shù)字移相控制信號(hào)并輸出;所述N+2位數(shù)字控制源信號(hào)的低N位用于控制所述四個(gè)N位數(shù)字移相控制信號(hào)的大小,所述N+2位數(shù)字控制源信號(hào)的高2位用于控制所述四個(gè)N位數(shù)字移相控制信號(hào)與所述邏輯控制電路的四個(gè)輸出端的對(duì)應(yīng)關(guān)系,N為自然數(shù);所述四個(gè)電流數(shù)模轉(zhuǎn)換器的輸入端分別與所述邏輯控制電路的四個(gè)輸出端相耦合;所述四個(gè)電流數(shù)模轉(zhuǎn)換器用于分別接收所述四個(gè)N位數(shù)字移相控制信號(hào)中的一個(gè),通過(guò)數(shù)模轉(zhuǎn)換,將所述四個(gè)N位數(shù)字移相控制信號(hào)轉(zhuǎn)換為四個(gè)電流信號(hào)并輸出;所述四個(gè)放大器的的增益控制端分別與所述四個(gè)電流數(shù)模轉(zhuǎn)化器的輸出端相耦合,所述四個(gè)放大器用于分別接收四個(gè)正交輸入信號(hào),并利用所述四個(gè)電流信號(hào)對(duì)所述四個(gè)正交輸入信號(hào)進(jìn)行增益控制,得到四個(gè)放大信號(hào)并輸出,其中,每個(gè)放大器分別與一個(gè)輸入信號(hào)以及一個(gè)電流信號(hào)相對(duì)應(yīng);所述矢量求和電路的輸入端分別與所述四個(gè)放大器的輸出端相耦合,所述矢量求和電路的輸出端作為所述數(shù)字移相器的輸出端;所述矢量求和電路用于將所述任意四個(gè)放大器輸出的放大信號(hào)進(jìn)行矢量求和,得到一個(gè)移相后的信號(hào)并輸出。本申請(qǐng)實(shí)施例所提供的數(shù)字移相器具有以下有益效果:1)通過(guò)邏輯控制電路可以實(shí)現(xiàn)在0°~90°,90°~180°,180°~270°,270°~360°四個(gè)范圍內(nèi)移相,不需要額外設(shè)置移相切換電路,可以降低噪聲,改善相位誤差/幅度誤差。2)電路結(jié)構(gòu)簡(jiǎn)單,在制成集成電路時(shí)所占用的面積小,可以降低芯片成本。3)該數(shù)字移相器中設(shè)置有放大器,使得其輸出信號(hào)相對(duì)輸入信號(hào)具有較大增益,從而可以提高系統(tǒng)效率,便于驅(qū)動(dòng)與移相器串聯(lián)的后級(jí)功率放大器。4)移相精度高,可以通過(guò)改變數(shù)字控制源信號(hào)的總位數(shù)和電流數(shù)模轉(zhuǎn)換器的精度,來(lái)調(diào)節(jié)數(shù)字移相器的精度值,從而滿(mǎn)足不同的移相器設(shè)計(jì)需求;又由于高精度移相器可以減小相控陣列系統(tǒng)中的天線(xiàn)間距,故本實(shí)施例提供的數(shù)字移相器可以滿(mǎn)足小型化移動(dòng)設(shè)備的應(yīng)用需求。另外,在實(shí)際應(yīng)用過(guò)程中,可以采用數(shù)字預(yù)失真方法修正本申請(qǐng)實(shí)施例所述數(shù)字移相器的數(shù)字控制源信號(hào),來(lái)實(shí)現(xiàn)對(duì)其輸出信號(hào)的精準(zhǔn)控制,從而改善移相器的相位誤差/幅度誤差;其中,該數(shù)字預(yù)失真方法可用軟件,或FPGA、與所述數(shù)字移相器集成的片上數(shù)字電路等可重構(gòu)硬件實(shí)現(xiàn)。在一種可能的實(shí)現(xiàn)方式中,所述邏輯控制電路根據(jù)所述N+2位數(shù)字控制源信號(hào)中高2位的四種不同取值,控制所述四個(gè)輸出端處于四種不同的輸出狀態(tài);在任一輸出狀態(tài)下,所述四個(gè)輸出端中的一個(gè)輸出端輸出的N位數(shù)字移相控制信號(hào)為C1,另一個(gè)輸出端輸出的N位數(shù)字移相控制信號(hào)為C2,其余兩個(gè)輸出端輸出的N位數(shù)字移相控制信號(hào)為0;且在不同的輸出狀態(tài)下,輸出的N位數(shù)字移相控制信號(hào)為C1的輸出端不同;其中,C1與所述N+2位數(shù)字控制源信號(hào)的低N位相同;C2與C1滿(mǎn)足如下關(guān)系:在一種可能的實(shí)現(xiàn)方式中,所述移相后的信號(hào)具有四種移相范圍,所述四種移相范圍與所述邏輯控制電路的四個(gè)輸出狀態(tài)一一對(duì)應(yīng);所述四種移相范圍分別為0°~90°、90°~180°、180°~270°、270°~360°。本申請(qǐng)實(shí)施例提供的數(shù)字移相器,通過(guò)改變輸入邏輯控制電路的N+2位數(shù)字控制源信號(hào)的高2位信號(hào)來(lái)改變移相范圍,進(jìn)而通過(guò)改變數(shù)字控制源信號(hào)的低N位信號(hào)來(lái)改變兩個(gè)非0數(shù)字移相控制信號(hào)的取值C1和C2,從而改變最終矢量合成得到的移相后的信號(hào)out的相位,實(shí)現(xiàn)其在高2位信號(hào)的移相范圍內(nèi)移相??梢?jiàn),本申請(qǐng)通過(guò)數(shù)字信號(hào)實(shí)現(xiàn)360°移相范圍的移相控制,不需要額外設(shè)置移相切換電路,且通過(guò)改變數(shù)字控制源信號(hào)的總位數(shù)和電流數(shù)模轉(zhuǎn)換器的精度,來(lái)調(diào)節(jié)數(shù)字移相器的精度值,保證良好的控制精度,從而滿(mǎn)足不同的移相器設(shè)計(jì)需求。在一種可能的實(shí)現(xiàn)方式中,所述電流數(shù)模轉(zhuǎn)換器包括并聯(lián)連接的N個(gè)晶體管;所述N個(gè)晶體管的源極接地;所述N個(gè)晶體管的漏極共同連接,作為所述電流數(shù)模轉(zhuǎn)換器的輸出端;所述N個(gè)晶體管的柵極作為所述電流數(shù)模轉(zhuǎn)換器的輸入端,每個(gè)輸入端分別接入所述N位數(shù)字移相控制信號(hào)中的一位數(shù)字信號(hào),以控制相應(yīng)晶體管的漏極和源極之間的導(dǎo)通及斷開(kāi)。在一種可能的實(shí)現(xiàn)方式中,所述電流數(shù)模轉(zhuǎn)換器中任一晶體管的導(dǎo)通時(shí)其漏極輸出電流的大小,與其柵極輸入數(shù)字移相控制信號(hào)的比特位權(quán)重成正比。在一種可能的實(shí)現(xiàn)方式中,所述電流數(shù)模轉(zhuǎn)換器中任一晶體管導(dǎo)通時(shí)其漏極輸出電流為;Ii=2iI0;其中,i為任一晶體管的柵極輸入數(shù)字移相控制信號(hào)的比特位,i=0,1,2,……,N-1;I0為預(yù)設(shè)電流值。在一種可能的實(shí)現(xiàn)方式中,所述放大器包括差分晶體管對(duì);所述差分晶體管對(duì)的源極共同連接,作為所述放大器的增益控制端;所述差分晶體管對(duì)的柵極作為所述放大器的輸入端,并接入所述四個(gè)正交輸入信號(hào)中相位相反的兩個(gè)輸入信號(hào);所述差分晶體管對(duì)的漏極作為所述放大器的輸出端,輸出所述相位相反的兩個(gè)輸入信號(hào)經(jīng)放大后得到的一對(duì)差分信號(hào)。本申請(qǐng)實(shí)施例提供的移相器,可以通過(guò)改變數(shù)字控制源信號(hào)的低N位信號(hào),來(lái)改變電流數(shù)模轉(zhuǎn)換器的輸出電流大小,從而改變各個(gè)放大器的工作狀態(tài)及放大倍數(shù),進(jìn)而改變移相器輸出的移相后的信號(hào)out的移相范圍及幅值。在一種可能的實(shí)現(xiàn)方式中,所述數(shù)字移相器還包括數(shù)字校準(zhǔn)電路,所述數(shù)字校準(zhǔn)電路的輸出端接于所述邏輯控制電路的輸入端;所述數(shù)字校準(zhǔn)電路用于根據(jù)數(shù)字預(yù)失真算法產(chǎn)生所述N+2位數(shù)字控制源信號(hào)。在一種可能的實(shí)現(xiàn)方式中,所述數(shù)字校準(zhǔn)電路為可重構(gòu)的,包括以下可重構(gòu)硬件中的任一種:存儲(chǔ)有校準(zhǔn)軟件的處理芯片、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA、與所述數(shù)字移相器集成的片上數(shù)字電路等可重構(gòu)硬件。在一種可能的實(shí)現(xiàn)方式中,所述數(shù)字校準(zhǔn)電路具體用于,根據(jù)預(yù)設(shè)控制碼表確定待輸出移相后的信號(hào)的相位相對(duì)應(yīng)的控制碼,并將所確定的控制碼作為所述N+2位數(shù)字控制源信號(hào)。相對(duì)于現(xiàn)有的基于有源校準(zhǔn)電路的移相器,本申請(qǐng)實(shí)施例提供的數(shù)字移相器通過(guò)基于軟件或可重構(gòu)硬件的數(shù)字預(yù)失真方法實(shí)現(xiàn)數(shù)字校準(zhǔn),從而可以在降低電路復(fù)雜度的同時(shí),提高移相器的有效相位精度,減小移相器的相位誤差及幅度誤差。附圖說(shuō)明為了更清楚地說(shuō)明本申請(qǐng)的技術(shù)方案,下面將對(duì)實(shí)施例中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見(jiàn)地,對(duì)于本領(lǐng)域普通技術(shù)人員而言,在不付出創(chuàng)造性勞動(dòng)性的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為現(xiàn)有有源相控陣列收發(fā)系統(tǒng)的相位掃描原理圖;圖2為本申請(qǐng)實(shí)施例提供的一種數(shù)字移相器的電路模塊圖;圖3為本申請(qǐng)實(shí)施例提供的數(shù)字移相器的移相控制原理圖;圖4為本申請(qǐng)實(shí)施例提供的一種數(shù)字移相器的電路結(jié)構(gòu)圖;圖5為本申請(qǐng)實(shí)施例提供的另一種數(shù)字移相器的電路模塊圖;圖6為本申請(qǐng)實(shí)施例提供的數(shù)字移相器在預(yù)失真校準(zhǔn)前后的相位對(duì)比圖。具體實(shí)施方式下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整的描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例。基于本發(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有作出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。本申請(qǐng)實(shí)施例提供的數(shù)字移相器包括:邏輯控制電路、至少四個(gè)電流數(shù)模轉(zhuǎn)換器、至少四個(gè)放大器和矢量求和電路。其中,所述邏輯控制電路用于接收N+2位數(shù)字控制源信號(hào),并根據(jù)所述N+2位數(shù)字控制源信號(hào)產(chǎn)生四個(gè)N位數(shù)字移相控制信號(hào)并輸出;所述N+2位數(shù)字控制源信號(hào)的低N位用于控制所述四個(gè)N位數(shù)字移相控制信號(hào)的大小,所述N+2位數(shù)字控制源信號(hào)的高2位用于控制所述四個(gè)N位數(shù)字移相控制信號(hào)與所述邏輯控制電路的四個(gè)輸出端的對(duì)應(yīng)關(guān)系,N為自然數(shù);所述四個(gè)電流數(shù)模轉(zhuǎn)換器的輸入端分別與所述邏輯控制電路的四個(gè)輸出端相耦合;所述四個(gè)電流數(shù)模轉(zhuǎn)換器用于分別接收所述四個(gè)N位數(shù)字移相控制信號(hào)中的一個(gè),通過(guò)數(shù)模轉(zhuǎn)換,將所述四個(gè)N位數(shù)字移相控制信號(hào)轉(zhuǎn)換為四個(gè)電流信號(hào)并輸出;所述四個(gè)放大器的的增益控制端分別與所述四個(gè)電流數(shù)模轉(zhuǎn)化器的輸出端相耦合,所述四個(gè)放大器用于分別接收四個(gè)正交輸入信號(hào),并利用所述四個(gè)電流信號(hào)對(duì)所述四個(gè)正交輸入信號(hào)進(jìn)行增益控制,得到四個(gè)放大信號(hào)并輸出,其中,每個(gè)放大器分別與一個(gè)輸入信號(hào)以及一個(gè)電流信號(hào)相對(duì)應(yīng);所述矢量求和電路的輸入端分別與所述四個(gè)放大器的輸出端相耦合,所述矢量求和電路的輸出端作為所述數(shù)字移相器的輸出端;所述矢量求和電路用于將所述任意四個(gè)放大器輸出的放大信號(hào)進(jìn)行矢量求和,得到一個(gè)移相后的信號(hào)并輸出。本申請(qǐng)實(shí)施例提供的數(shù)字移相器可以用于相控陣列收發(fā)系統(tǒng)、多進(jìn)多出(Multiple-InputMultiple-Output,MIMO)系統(tǒng)等各種具有發(fā)射機(jī)、接收機(jī)的系統(tǒng)中。需要說(shuō)明的是,本申請(qǐng)實(shí)施例所述的數(shù)字移相器中,電流數(shù)模轉(zhuǎn)換器和放大器的個(gè)數(shù)均為至少4個(gè),形成四個(gè)電流數(shù)模轉(zhuǎn)換電路和四個(gè)放大電路;即,每個(gè)電流數(shù)模轉(zhuǎn)換電路包括一個(gè)或多個(gè)電流數(shù)模轉(zhuǎn)換器,每個(gè)放大電路包括一個(gè)或多個(gè)放大器。當(dāng)至少一個(gè)電流數(shù)模轉(zhuǎn)換電路中包含多個(gè)電流數(shù)模轉(zhuǎn)換器,即所述電流數(shù)模轉(zhuǎn)換器的總個(gè)數(shù)大于4個(gè)(如5個(gè)、6個(gè)、8個(gè)、12個(gè)等)時(shí),相應(yīng)電流數(shù)模轉(zhuǎn)換電路中的多個(gè)電流數(shù)模轉(zhuǎn)換器相互并聯(lián),用于對(duì)同一個(gè)N位數(shù)字移相控制信號(hào)進(jìn)行數(shù)模轉(zhuǎn)換,得到的多個(gè)電流信號(hào)疊加輸出,從而得到更大的電流信號(hào)(相對(duì)于該電流數(shù)模轉(zhuǎn)換電路中僅包含一個(gè)電流數(shù)模轉(zhuǎn)換器的情況)。當(dāng)至少一個(gè)放大電路中包含多個(gè)放大器,即所述放大器的總個(gè)數(shù)大于4個(gè)(如5個(gè)、6個(gè)、8個(gè)、12個(gè)等)時(shí),相應(yīng)放大電路中的多個(gè)放大器串聯(lián),增益控制端接收同一個(gè)電流數(shù)模轉(zhuǎn)換電路輸出的電流信號(hào),用于對(duì)一個(gè)輸入信號(hào)進(jìn)行連續(xù)多次放大。本申請(qǐng)實(shí)施例重點(diǎn)闡述每個(gè)電流數(shù)模轉(zhuǎn)換電路中僅包含一個(gè)電流數(shù)模轉(zhuǎn)換器,以及每個(gè)放大電路中僅包含一個(gè)放大器的情況下,數(shù)字移相器的結(jié)構(gòu)及工作原理,本領(lǐng)域人員可其參照理解并得到其他情況下的數(shù)字移相器的結(jié)構(gòu)及工作原理。下面結(jié)合圖2所述的電路模塊圖介紹本申請(qǐng)一個(gè)實(shí)施例提供的數(shù)字移相器的結(jié)構(gòu)。如圖2所示,該數(shù)字移相器包括:一個(gè)邏輯控制電路100,四個(gè)電流數(shù)模轉(zhuǎn)換器(current-digitaltoanalogconverter,I-DAC),標(biāo)號(hào)分別為210、220、230和240,四個(gè)放大器(Amplifier,Amp.),標(biāo)號(hào)分別為310、320、330和340,和一個(gè)矢量求和電路400。其中,邏輯控制電路100的輸入端接入N+2位數(shù)字控制源信號(hào)PS<(N+1):0>,邏輯控制電路100的四個(gè)輸出端分別輸出一個(gè)N位數(shù)字移相控制信號(hào)PS_a<(N-1):0>,PS_b<(N-1):0>,PS_c<(N-1):0>,PS_d<(N-1):0>。上述邏輯控制電路100的四個(gè)輸出端分別接于一個(gè)電流數(shù)模轉(zhuǎn)換器的輸入端,即:邏輯控制電路100的第一輸出端輸出的PS_a<(N-1):0>輸入電流數(shù)模轉(zhuǎn)換器210的輸入端,第二輸出端輸出的PS_b<(N-1):0>輸入電流數(shù)模轉(zhuǎn)換器220的輸入端,第三輸出端輸出的PS_c<(N-1):0>輸入電流數(shù)模轉(zhuǎn)換器230的輸入端,第四輸出端輸出的PS_d<(N-1):0>輸入電流數(shù)模轉(zhuǎn)換器240的輸入端。上述邏輯控制電路100具體可以通過(guò)任一種邏輯控制電路或邏輯控制芯片實(shí)現(xiàn)。上述每個(gè)電流數(shù)模轉(zhuǎn)換器的輸出端分別接于一個(gè)放大器的增益控制端,即:電流數(shù)模轉(zhuǎn)換器210將數(shù)字移相控制信號(hào)PS_a<(N-1):0>轉(zhuǎn)換為相應(yīng)的模擬電流信號(hào),并輸入放大器310的增益控制端,以控制放大器310的增益(放大倍數(shù));電流數(shù)模轉(zhuǎn)換器220將數(shù)字移相控制信號(hào)PS_b<(N-1):0>轉(zhuǎn)換為相應(yīng)的模擬電流信號(hào),并輸入放大器320的增益控制端,以控制放大器320的增益;電流數(shù)模轉(zhuǎn)換器230將數(shù)字移相控制信號(hào)PS_c<(N-1):0>轉(zhuǎn)換為相應(yīng)的模擬電流信號(hào),并輸入放大器330的增益控制端,以控制放大器330的增益;電流數(shù)模轉(zhuǎn)換器240將數(shù)字移相控制信號(hào)PS_d<(N-1):0>轉(zhuǎn)換為相應(yīng)的模擬電流信號(hào),并輸入放大器340的增益控制端,以控制放大器340的增益。上述每個(gè)放大器的輸入端分別接入一個(gè)輸入信號(hào),每個(gè)放大器的輸出端均接于所述矢量求和電路的輸入端,即:放大器310的輸入端接入輸入信號(hào)Q+,Q+經(jīng)放大器310放大后得到放大信號(hào)OUT_Q+,并通過(guò)放大器310的輸出端將放大信號(hào)OUT_Q+輸出至矢量求和電路400;放大器320的輸入端接入輸入信號(hào)I+,I+經(jīng)放大器320放大后得到放大信號(hào)OUT_I+,并通過(guò)放大器320的輸出端將放大信號(hào)OUT_I+輸出至矢量求和電路400;放大器330的輸入端接入輸入信號(hào)Q-,Q+經(jīng)放大器330放大后得到放大信號(hào)OUT_Q-,并通過(guò)放大器330的輸出端將放大信號(hào)OUT_Q-輸出至矢量求和電路400;放大器340的輸入端接入輸入信號(hào)I-,I-經(jīng)放大器340放大后得到放大信號(hào)OUT_I-,并通過(guò)放大器340的輸出端將放大信號(hào)OUT_I-輸出至矢量求和電路400。其中,上述四個(gè)輸入信號(hào)為四個(gè)正交信號(hào),即:Q+與I+之間相位差為90度,I+與Q-之間相位差為90度,Q-與I-之間相位差為90度,I-與Q+之間相位差為90度。上述矢量求和電路400的輸出端作為所述數(shù)字移相器的輸出端,矢量求和電路400通過(guò)對(duì)輸入的四個(gè)放大信號(hào)OUT_I+、OUT_Q+、OUT_I-和OUT_Q-進(jìn)行矢量求和,得到并輸出移相后的信號(hào),即數(shù)字移相器的輸出信號(hào)out。本申請(qǐng)實(shí)施例中,上述四個(gè)輸入信號(hào)具體可以是利用本振信號(hào)對(duì)基帶信號(hào)進(jìn)行調(diào)制后得到的調(diào)制信號(hào);相應(yīng)的,上述數(shù)字移相器輸出的移相后的信號(hào)out為射頻信號(hào)。本申請(qǐng)實(shí)施例中,根據(jù)數(shù)字移相器的設(shè)計(jì)要求,確定其精度值(N+2),該精度值轉(zhuǎn)換為角度表示即為360°/2(N+2),進(jìn)而根據(jù)該精度值確定二進(jìn)制的數(shù)字控制源信號(hào)的總位數(shù)為N+2位,其中高2位分別為第N+1位和第N位,可以記為PS<(N+1):N>,低N位分別為第N-1位、第N-2位……、第0位,可以記為PS<(N-1):0>。邏輯控制電路100根據(jù)其輸入端接收到的N+2位數(shù)字控制源信號(hào)中高2位PS<(N+1):N>的四種不同取值,即“00”、“01”、“10”和“11”,可以控制其四個(gè)輸出端處于四種不同的輸出狀態(tài),即所述高2位的四種取值與四種輸出狀態(tài)一一對(duì)應(yīng),且每種輸出狀態(tài)對(duì)應(yīng)數(shù)字移相器的一個(gè)移相范圍,從而使得該數(shù)字移相器可以在四種不同的移相范圍內(nèi)移相。本申請(qǐng)實(shí)施例提供的邏輯控制電路100的控制邏輯,在每種輸出狀態(tài)下均有兩個(gè)數(shù)字移相控制信號(hào)為0,其對(duì)應(yīng)的電流數(shù)模轉(zhuǎn)換器輸出的模擬電流信號(hào)也為0,從而對(duì)應(yīng)的放大器輸出的放大信號(hào)也為0。因此,任一輸出狀態(tài)下,四個(gè)放大信號(hào)OUT_I+、OUT_Q+、OUT_I-和OUT_Q-中總有兩個(gè)為0,矢量求和電路400實(shí)際是對(duì)另外兩個(gè)不為0的放大信號(hào)進(jìn)行矢量求和。又由于本申請(qǐng)實(shí)施例采用的四個(gè)正交輸入信號(hào)相當(dāng)于兩對(duì)反相信號(hào),即Q+和Q-互為反相信號(hào)、I+和I-互為反相信號(hào),相應(yīng)得到的四個(gè)放大信號(hào)也為兩對(duì)反相信號(hào),故對(duì)于四種不同組合的放大信號(hào)進(jìn)行矢量求和,可以得到四種不同相位范圍的輸出信號(hào)out;具體如下:假設(shè)在第一輸出狀態(tài)下,兩個(gè)數(shù)字移相控制信號(hào)PS_c<(N-1):0>和PS_d<(N-1):0>為0,則放大信號(hào)OUT_Q-和OUT_I-為0時(shí),矢量求和電路400對(duì)OUT_I+和OUT_Q+進(jìn)行求和,得到的求和結(jié)果位于第一象限,即此時(shí)的輸出信號(hào)out可以在0°~90°范圍內(nèi)移相;假設(shè)在第二輸出狀態(tài)下,兩個(gè)數(shù)字移相控制信號(hào)PS_b<(N-1):0>和PS_c<(N-1):0>為0,則放大信號(hào)OUT_I+和OUT_Q-為0時(shí),矢量求和電路400對(duì)OUT_Q+和OUT_I-進(jìn)行求和,得到的求和結(jié)果位于第二象限,即此時(shí)的輸出信號(hào)out可以在90°~180°范圍內(nèi)移相;假設(shè)在第三輸出狀態(tài)下,兩個(gè)數(shù)字移相控制信號(hào)PS_a<(N-1):0>和PS_b<(N-1):0>為0,則放大信號(hào)OUT_Q+和OUT_I+為0時(shí),矢量求和電路400對(duì)OUT_Q-和OUT_I-進(jìn)行求和,得到的求和結(jié)果位于第三象限,即此時(shí)的輸出信號(hào)out可以在180°~270°范圍內(nèi)移相;假設(shè)在第四輸出狀態(tài)下,兩個(gè)數(shù)字移相控制信號(hào)PS_a<(N-1):0>和PS_d<(N-1):0>為0,則放大信號(hào)OUT_Q+和OUT_I-為0時(shí),矢量求和電路400對(duì)OUT_Q-和OUT_I+進(jìn)行求和,得到的求和結(jié)果位于第四象限,即此時(shí)的輸出信號(hào)out可以在270°~360°范圍內(nèi)移相。在相控陣列收發(fā)系統(tǒng)、多進(jìn)多出系統(tǒng)等對(duì)信號(hào)有移相需求的實(shí)際應(yīng)用場(chǎng)景中,可以利用系統(tǒng)內(nèi)自帶的轉(zhuǎn)換電路將待移相信號(hào)IN轉(zhuǎn)化為四個(gè)正交信號(hào),將這四個(gè)正交信號(hào)作為輸入信號(hào)輸入上述數(shù)字移相器,則該數(shù)字移相器的輸出信號(hào)out即為對(duì)IN移相后的信號(hào),具體移相大小可以通過(guò)邏輯控制電路輸出的數(shù)字移相控制信號(hào)來(lái)控制??梢?jiàn),本申請(qǐng)實(shí)施例提供的數(shù)字移相器具有以下有益效果:1)通過(guò)邏輯控制電路可以實(shí)現(xiàn)在0°~90°,90°~180°,180°~270°,270°~360°四個(gè)范圍內(nèi)移相,不需要額外設(shè)置移相切換電路。2)電路結(jié)構(gòu)簡(jiǎn)單、在制成集成電路時(shí)所占用的面積小,既可以降低芯片成本,又可以滿(mǎn)足小型化移動(dòng)設(shè)備的應(yīng)用需求。3)該數(shù)字移相器中設(shè)置有放大器,使得其輸出信號(hào)相對(duì)輸入信號(hào)具有較大增益,從而可以提高系統(tǒng)效率,便于驅(qū)動(dòng)與移相器串聯(lián)的后級(jí)功率放大器。4)移相精度高,可以通過(guò)改變數(shù)字控制源信號(hào)的總位數(shù)和電流數(shù)模轉(zhuǎn)換器的精度,來(lái)調(diào)節(jié)數(shù)字移相器的精度值,從而滿(mǎn)足不同的移相器設(shè)計(jì)需求;又由于高精度移相器可以減小相控陣列系統(tǒng)中的天線(xiàn)間距,故本實(shí)施例提供的數(shù)字移相器可以滿(mǎn)足小型化移動(dòng)設(shè)備的應(yīng)用需求。在本申請(qǐng)一個(gè)可行的實(shí)施例中,上述邏輯控制電路100在其四種輸出狀態(tài)中的任意一種輸出狀態(tài)下,其四個(gè)輸出端中的一個(gè)輸出端輸出的N位數(shù)字移相控制信號(hào)為C1,另一個(gè)輸出端輸出的N位數(shù)字移相控制信號(hào)為C2,其余兩個(gè)輸出端輸出的N位數(shù)字移相控制信號(hào)為0;且在不同的輸出狀態(tài)下,輸出的N位數(shù)字移相控制信號(hào)為C1的輸出端不同;其中,C1與所述N+2位數(shù)字控制源信號(hào)PS<(N+1):0>的低N位PS<(N-1):0>相同;C2與C1滿(mǎn)足如下關(guān)系:下面結(jié)合下表1和圖3對(duì)本申請(qǐng)實(shí)施例提供的邏輯控制電路100的控制原理進(jìn)行詳細(xì)介紹。表1邏輯控制電路控制狀態(tài)表狀態(tài)序號(hào)PS<(N+1):N>PS_a<(N-1):0>PS_b<(N-1):0>PS_c<(N-1):0>PS_d<(N-1):0>移相范圍100C1C2000°~90°201C200C190°~180°31000C1C2180°~270°4110C1C20270°~360°參照上表1,假設(shè)輸入邏輯控制電路100所述N+2位數(shù)字控制源信號(hào)為PS<(N+1):0>,其高2位信號(hào)為PS<(N+1):N>,低N位為PS<(N-1):0>,則C1=PS<(N-1):0>(表示為十進(jìn)制的取值范圍為[0,2N-1]),邏輯控制電路100的四種輸出狀態(tài)分別為:1)當(dāng)所述高2位信號(hào)PS<(N+1):N>為“00”時(shí),邏輯控制電路100的第一輸出端輸出的N位數(shù)字移相控制信號(hào)PS_a<(N-1):0>為C1,第二輸出端輸出的PS_b<(N-1):0>為C2,第三輸出端輸出的PS_c<(N-1):0>和第四輸出端輸出的PS_d<(N-1):0>均為0;對(duì)應(yīng)前文所述的第一輸出狀態(tài),輸出信號(hào)out可以在0°~90°范圍內(nèi)移相,如圖3中矢量圖(1)所示。2)當(dāng)所述高2位信號(hào)PS<(N+1):N>為“01”時(shí),邏輯控制電路100的第四輸出端輸出的PS_d<(N-1):0>為C1,第一輸出端輸出的PS_a<(N-1):0>為C2,第二輸出端輸出的PS_b<(N-1):0>和第三輸出端輸出的PS_c<(N-1):0>均為0;對(duì)應(yīng)前文所述的第二輸出狀態(tài),輸出信號(hào)out可以在90°~180°范圍內(nèi)移相,如圖3中矢量圖(2)所示。3)當(dāng)所述高2位信號(hào)PS<(N+1):N>為“10”時(shí),邏輯控制電路100的第三輸出端輸出的PS_c<(N-1):0>為C1,第四輸出端輸出的PS_d<(N-1):0>為C2,第一輸出端輸出的PS_a<(N-1):0>和第二輸出端輸出的PS_b<(N-1):0>均為0;對(duì)應(yīng)前文所述的第三輸出狀態(tài),輸出信號(hào)out可以在180°~270°范圍內(nèi)移相,如圖3中矢量圖(3)所示。4)當(dāng)所述高2位信號(hào)PS<(N+1):N>為“11”時(shí),邏輯控制電路100的第二輸出端輸出的PS_b<(N-1):0>為C1,第三輸出端輸出的PS_c<(N-1):0>為C2,第一輸出端輸出的PS_a<(N-1):0>和第四輸出端輸出的PS_d<(N-1):0>均為0;對(duì)應(yīng)前文所述的第四輸出狀態(tài),輸出信號(hào)out可以在270°~360°范圍內(nèi)移相,如圖3中矢量圖(4)所示。本申請(qǐng)實(shí)施例提供的數(shù)字移相器,通過(guò)改變輸入邏輯控制電路的N+2位數(shù)字控制源信號(hào)的高2位信號(hào)來(lái)改變移相范圍,進(jìn)而通過(guò)改變數(shù)字控制源信號(hào)的低N位信號(hào)來(lái)改變兩個(gè)非0數(shù)字移相控制信號(hào)的取值C1和C2,從而改變最終矢量合成得到的輸出信號(hào)out的相位,實(shí)現(xiàn)其在高2位信號(hào)的移相范圍內(nèi)移相??梢?jiàn),本申請(qǐng)通過(guò)數(shù)字信號(hào)實(shí)現(xiàn)360°移相范圍的移相控制,不需要額外設(shè)置移相切換電路,且通過(guò)改變數(shù)字控制源信號(hào)的總位數(shù)和電流數(shù)模轉(zhuǎn)換器的精度,來(lái)調(diào)節(jié)數(shù)字移相器的精度值,保證良好的控制精度,從而滿(mǎn)足不同的移相器設(shè)計(jì)需求。本申請(qǐng)實(shí)施例中的電流數(shù)模轉(zhuǎn)換器,用于將邏輯控制電路產(chǎn)生的N位數(shù)字移相控制信號(hào),轉(zhuǎn)換為相應(yīng)大小的電流信號(hào),即模擬信號(hào)。在本申請(qǐng)一個(gè)可行的實(shí)施例中,該電流數(shù)模轉(zhuǎn)換器可以采用由N個(gè)晶體管并聯(lián)連接構(gòu)成的晶體管陣列;該晶體管陣列中的N個(gè)晶體管的源極都接地。該晶體管陣列中的N個(gè)晶體管的漏極共同連接,并作為相應(yīng)電流數(shù)模轉(zhuǎn)換器的輸出端。該晶體管陣列中的每個(gè)晶體管的柵極作為相應(yīng)電流數(shù)模轉(zhuǎn)換器的一個(gè)輸入端,每個(gè)輸入端分別接收所述N位數(shù)字移相控制信號(hào)中的一位數(shù)字信號(hào)??蛇x的,所述電流數(shù)模轉(zhuǎn)換器中的晶體管具體可以采用NMOS(N-channelmetaloxidesemiconductor,N溝道金屬氧化物半導(dǎo)體)晶體管,或者PMOS(P-channelmetaloxidesemiconductor,P溝道金屬氧化物半導(dǎo)體)晶體管等。需要說(shuō)明的是,本申請(qǐng)實(shí)施例所述的電流數(shù)模轉(zhuǎn)換器并不局限于上述晶體管陣列的實(shí)現(xiàn)方式,在其他可行的實(shí)施例中,也可以采用其他電流可控電路。圖4所示的本申請(qǐng)一個(gè)實(shí)施例提供的數(shù)字移相器的電路結(jié)構(gòu)圖。圖4所示的數(shù)字移相器的精度值為10-bit,即N+2=10,邏輯控制電路100接收的數(shù)字控制源信號(hào)為10位數(shù)字信號(hào)PS<9:0>,輸出的四個(gè)數(shù)字移相控制信號(hào)均為8位,即第7位~第0位。電流數(shù)模轉(zhuǎn)換器210、220、230和240分別為由8個(gè)晶體管(NMOS晶體管)并聯(lián)連接構(gòu)成的晶體管陣列。下面重點(diǎn)以電流數(shù)模轉(zhuǎn)換器210為例介紹本申請(qǐng)實(shí)施例提供的電流數(shù)模轉(zhuǎn)換器的結(jié)構(gòu)及工作原理,其他三個(gè)電流數(shù)模轉(zhuǎn)換器220、230和240可參照理解。如圖4中電流數(shù)模轉(zhuǎn)換器210所示,其晶體管陣列中的8個(gè)晶體管的源極S7~S0都接地。該8個(gè)晶體管的漏極D7~D0共同連接,并作為電流數(shù)模轉(zhuǎn)換器210的輸出端(輸出的電流為8個(gè)漏極電流之和),接于相應(yīng)的放大器310的增益控制端。該8個(gè)晶體管的柵極G7~G0依次接入邏輯控制電路100的第一輸出端輸出的PS_a<7:0>中的8個(gè)數(shù)字信號(hào)位;假設(shè)PS_a<7:0>為“01001011”,則:柵極G7接入第7位數(shù)字信號(hào)PS_a<7>,即“0”;柵極G6接入第6位數(shù)字信號(hào)PS_a<6>,即“1”;……,柵極G1接入第1位數(shù)字信號(hào)PS_a<1>,即“1”;柵極G0接入第0位數(shù)字信號(hào)PS_a<0>,即“1”。每個(gè)晶體管的柵極輸入信號(hào)可以控制該晶體管的開(kāi)關(guān)狀態(tài);具體的,對(duì)于圖4所示的采用NMOS晶體管的情況,當(dāng)柵極輸入信號(hào)為“1”時(shí),相應(yīng)的晶體管開(kāi)通(漏極和源極導(dǎo)通),漏極有電流輸出;當(dāng)柵極輸入信號(hào)為“0”時(shí),相應(yīng)的晶體管關(guān)斷(漏極和源極導(dǎo)通),其漏極無(wú)電流輸出(即漏極電流為0)。另外,對(duì)于采用PMOS晶體管的情況,當(dāng)柵極輸入信號(hào)為“0”時(shí),相應(yīng)的晶體管開(kāi)通,漏極有電流輸出;當(dāng)柵極輸入信號(hào)為“1”時(shí),相應(yīng)的晶體管關(guān)斷,其漏極無(wú)電流輸出。在本申請(qǐng)一個(gè)可行的實(shí)施例中,在上述由晶體管陣列構(gòu)成的電流數(shù)模轉(zhuǎn)換電路中,任一晶體管在導(dǎo)通時(shí),其漏極輸出電流的大小,與其柵極輸入數(shù)字移相控制信號(hào)的比特位權(quán)重成正比。以圖4所示N=8的情況為例,柵極G0至G7,其輸入信號(hào)在數(shù)字移相控制信號(hào)PS_a<7:0>中對(duì)應(yīng)的比特位依次升高,對(duì)應(yīng)的權(quán)重也依次增加,相應(yīng)的晶體管在導(dǎo)通時(shí)漏極輸出電流也依次增加。可選的,可以預(yù)設(shè)一基準(zhǔn)電流值I0,則上述電流數(shù)模轉(zhuǎn)換器中任一晶體管導(dǎo)通時(shí)其漏極輸出電流為Ii=2iI0;其中,i為任一晶體管的柵極輸入數(shù)字移相控制信號(hào)的比特位,i=0,1,2,……,N-1。仍以圖4所示N=8的情況為例,柵極G0(i=0)對(duì)應(yīng)的晶體管導(dǎo)通時(shí),對(duì)應(yīng)漏極D0的輸出電流最小,設(shè)置為基準(zhǔn)電流值I0,則:柵極G1(i=1)對(duì)應(yīng)的晶體管導(dǎo)通時(shí),對(duì)應(yīng)漏極D1的輸出電流為I1=21I0=2I0;柵極G2(i=2)對(duì)應(yīng)的晶體管導(dǎo)通時(shí),對(duì)應(yīng)漏極D2的輸出電流為I2=22I0=4I0;……;柵極G6(i=6)對(duì)應(yīng)的晶體管導(dǎo)通時(shí),對(duì)應(yīng)漏極D6的輸出電流為I6=26I0=64I0;柵極G7(i=7)對(duì)應(yīng)的晶體管導(dǎo)通時(shí),對(duì)應(yīng)漏極D7的輸出電流為I7=27I0=128I0。本實(shí)施例中,通過(guò)設(shè)計(jì)晶體管物理尺寸,可得到所需大小的輸出電流。可見(jiàn),通過(guò)N位數(shù)字移相控制信號(hào)中“1”或“0”的個(gè)數(shù),可以控制相應(yīng)的電流數(shù)模轉(zhuǎn)換器的晶體管陣列中處于開(kāi)通狀態(tài)的晶體管個(gè)數(shù),從而控制漏極并聯(lián)后的電流之和的大小,進(jìn)而控制輸入相應(yīng)的放大器的增益控制端的電流大小,也即控制該放大器的放大倍數(shù)。開(kāi)通的晶體管個(gè)數(shù)越多,漏極電流之和越大,輸入相應(yīng)放大器的增益控制端的電流越大,該放大器的放大倍數(shù)越大。因此,本申請(qǐng)實(shí)施例可以通過(guò)改變數(shù)字控制源信號(hào)的低N位信號(hào),來(lái)改變各個(gè)放大器的放大倍數(shù),從而改變移相器的輸出信號(hào)out的大小。本申請(qǐng)實(shí)施例中的放大器,用于在電流數(shù)模轉(zhuǎn)換器輸出的電流信號(hào)的控制下,對(duì)外部輸入的四個(gè)正交輸入信號(hào)進(jìn)行選擇,并將選擇的兩個(gè)輸入信號(hào)進(jìn)行放大。根據(jù)所選擇的兩個(gè)輸入信號(hào)相位的不同,經(jīng)過(guò)矢量求和得到的輸出信號(hào)out可以落在矢量圖的任一象限,即實(shí)現(xiàn)360°移相;另外,通過(guò)對(duì)選擇的兩個(gè)輸入信號(hào)進(jìn)行放大,可以調(diào)節(jié)輸出信號(hào)out的大小及幅值。在本申請(qǐng)一個(gè)可行的實(shí)施例中,所述放大器可以有差分晶體管對(duì)實(shí)現(xiàn);該差分晶體管對(duì)的源極共同連接,作為該放大器的增益控制端,接收相應(yīng)電流數(shù)模轉(zhuǎn)換器輸出的電流信號(hào);該差分晶體管對(duì)的柵極作為該放大器的輸入端,并接收四個(gè)正交輸入信號(hào)中相位相反的兩個(gè)輸入信號(hào),如前文所述的Q+和Q-,或者,I+和I-;該差分晶體管對(duì)的漏極作為該放大器的輸出端,輸出一對(duì)差分信號(hào),如前文所述的OUT_Q+和OUT_Q-,或者,OUT_I+和OUT_I-??蛇x的,所述差分晶體管對(duì)既可以為NMOS晶體管對(duì),也可以為PMOS晶體管對(duì)。圖4所示的電路結(jié)構(gòu)圖中,各個(gè)放大器可通過(guò)NMOS晶體管對(duì)實(shí)現(xiàn),下面結(jié)合圖4以放大器310為例介紹本申請(qǐng)實(shí)施例提供的放大器的結(jié)構(gòu)及工作原理,其他三個(gè)放大器320、330和340可參照理解。如圖4中放大器310所示,其差分晶體管對(duì)的源極共同連接,作為該放大器310的增益控制端,接收電流數(shù)模轉(zhuǎn)換器210輸出的電流信號(hào),該差分晶體管對(duì)的一個(gè)柵極接收輸入信號(hào)Q+,另一個(gè)柵極接收反相的輸入信號(hào)Q-;在柵極的電流信號(hào)的控制下,兩個(gè)輸入信號(hào)Q+和Q-被放大后通過(guò)該差分晶體管對(duì)的漏極輸出,得到一對(duì)互為反相信號(hào)的放大信號(hào),即差分信號(hào)Q+和Q-。每個(gè)放大器的兩個(gè)漏極輸出信號(hào)均輸入矢量求和電路400中進(jìn)行矢量求和,得到差分輸出信號(hào)out+和out-??梢?jiàn),本申請(qǐng)實(shí)施例提供的移相器,可以通過(guò)改變數(shù)字控制源信號(hào)的低N位信號(hào),來(lái)改變電流數(shù)模轉(zhuǎn)換器的輸出電流大小,從而改變各個(gè)放大器的工作狀態(tài)(放大或置0)及放大倍數(shù),進(jìn)而改變移相器輸出的輸出信號(hào)out的移相范圍及幅值。參照?qǐng)D5所示的電路模塊圖,本申請(qǐng)實(shí)施例提供的數(shù)字移相器,還可以包括數(shù)字校準(zhǔn)電路500。該數(shù)字校準(zhǔn)電路500的輸出端接于所述邏輯控制電路100的輸入端。該數(shù)字校準(zhǔn)電路500用于根據(jù)數(shù)字預(yù)失真(digitalpre-distortion,DPD)算法產(chǎn)生所述N+2位數(shù)字控制源信號(hào)PS<(N+1):0>。本申請(qǐng)實(shí)施例所述的數(shù)字校準(zhǔn)電路為可重構(gòu)的(即可以通過(guò)對(duì)數(shù)字校準(zhǔn)電路的邏輯或資源進(jìn)行更新,實(shí)現(xiàn)對(duì)其功能的調(diào)整),具體可采用軟件或可重構(gòu)硬件實(shí)現(xiàn)。可選的,所述數(shù)字校準(zhǔn)電路具體可以通過(guò)現(xiàn)場(chǎng)可編程門(mén)陣列(Field-ProgrammableGateArray,F(xiàn)PGA)、與所述數(shù)字移相器集成的片上數(shù)字電路、數(shù)字信號(hào)處理(DigitalSignalProcessing,DSP)芯片等可重構(gòu)硬件實(shí)現(xiàn),完成對(duì)數(shù)字移相器的數(shù)字校準(zhǔn)。相對(duì)于現(xiàn)有的基于有源校準(zhǔn)電路的移相器,本申請(qǐng)實(shí)施例提供的數(shù)字移相器通過(guò)基于軟件或可重構(gòu)硬件的數(shù)字預(yù)失真方法實(shí)現(xiàn)數(shù)字校準(zhǔn),從而可以在降低電路復(fù)雜度的同時(shí),提高移相器的有效相位精度,減小移相器的相位誤差及幅度誤差。在本申請(qǐng)一個(gè)可行的實(shí)施例中,數(shù)字校準(zhǔn)電路具體可以設(shè)置為,根據(jù)預(yù)設(shè)控制碼表確定待輸出移相后的信號(hào)的相位相對(duì)應(yīng)的控制碼,并將所確定的控制碼作為所述N+2位數(shù)字控制源信號(hào)。基于本申請(qǐng)實(shí)施例,在根據(jù)前文任一實(shí)施例所述的電路結(jié)構(gòu)設(shè)計(jì)完成數(shù)字移相器后,可以對(duì)該數(shù)字移相器的2(N+2)種移相狀態(tài)進(jìn)行測(cè)試,并收集測(cè)試數(shù)據(jù)(包括輸出信號(hào)的相位值、幅值等數(shù)據(jù));遍歷每種移相狀態(tài)對(duì)應(yīng)的測(cè)試數(shù)據(jù)進(jìn)行訓(xùn)練,確定每種相位狀態(tài)下的最優(yōu)相位值或幅值對(duì)應(yīng)的控制碼(N+2位的二進(jìn)制碼),將該控制碼以控制碼表的形式存入數(shù)字校準(zhǔn)電路,即所述預(yù)設(shè)控制碼。在數(shù)字移相器實(shí)際工作過(guò)程中,數(shù)字校準(zhǔn)電路可以根據(jù)當(dāng)前要輸出的信號(hào)的相位或幅值從該預(yù)設(shè)控制碼表中直接調(diào)用相應(yīng)的控制碼,作為所述N+2位數(shù)字控制源信號(hào),輸入邏輯控制電路,進(jìn)行移相控制。圖6為基于本申請(qǐng)實(shí)施例設(shè)計(jì)的一種10-bit(相位精度為3.5°)數(shù)字移相器,在進(jìn)行數(shù)字預(yù)失真校準(zhǔn)前后輸出信號(hào)的1024(即210)種相位對(duì)比圖。由圖6可知,校準(zhǔn)前的相位曲線(xiàn)L1呈非線(xiàn)性變化,相位誤差較大,而數(shù)字預(yù)失真校準(zhǔn)后的相位曲線(xiàn)L2基本呈線(xiàn)性變化,接近理論值;實(shí)際計(jì)算得知,數(shù)字預(yù)失真校準(zhǔn)后的相位/幅度誤差小于0.3°/0.2dB??梢?jiàn),本申請(qǐng)實(shí)施例提供的數(shù)字移相器,通過(guò)數(shù)字預(yù)失真進(jìn)行校準(zhǔn),相位誤差可以得到明顯改善。本說(shuō)明書(shū)中各個(gè)實(shí)施例之間相同相似的部分互相參見(jiàn)即可。尤其,對(duì)于集成電路實(shí)施例而言,由于其基本相似于方法實(shí)施例,所以描述的比較簡(jiǎn)單,相關(guān)之處參見(jiàn)方法實(shí)施例中的說(shuō)明即可。以上所述的本申請(qǐng)實(shí)施方式并不構(gòu)成對(duì)本申請(qǐng)保護(hù)范圍的限定。當(dāng)前第1頁(yè)1 2 3 
當(dāng)前第1頁(yè)1 2 3 
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1